Loading [MathJax]/jax/input/TeX/config.js
前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >XFI和SFI的差异

XFI和SFI的差异

作者头像
黑马Amos
发布于 2023-03-21 05:27:13
发布于 2023-03-21 05:27:13
1.2K0
举报
文章被收录于专栏:李家杂货铺zi李家杂货铺zi

目录

相同/相似点

应用参考模型

 Trace Length

不同点

眼图模板

B点处的眼图模板对比

 C点处的眼图模板对比

通道损耗

CDR支持

预加重和均衡

DC特性

 RETIMER的用法


通过研究INF-8077i 10 Gigabit Small Form Factor Pluggable Module规范和SFF-8431 Specifications for Enhanced Small Form Factor Pluggable Module SFP+规范形成本文,并尝试给出如下结论:

XFI和SFI理论上可以直接互连,但最好通过retimer或者repeater实现XFI和SFI的互连。

相同/相似点

应用参考模型

 Trace Length

 对于XFI和SFI来说,相同的Trace Width、相同(或约等于相同)的Loss Tan、相同的Copper Thickness,推荐最大的走线长度也相同,从此角度来说,可以认为为XFI和SFI推荐的最大走线长度是相同的。

不同点

眼图模板

B点处的眼图模板对比

可以看出B点处的眼图模板,XFI比SFI的要求更宽松,这是因为XFP光模块内部接收端集成的CDR,它可以承担宽松的代价~,即通过CDR实现波形再生。

 C点处的眼图模板对比

 可以看出C点处的眼图模板,SFI比XFI的要求更宽松,这是因为XFP光模块内部发送端集成了CDR,既然XFI这么棒,对它严格要求即可~

通道损耗

XFI总的通道损耗预算为9.6dB@5.5GHz,其中6dB为通道损耗(包括了连接器),指导线损耗和介质损耗,3.6dB为串扰损耗和反射损耗; SFI总的通道损耗预算为9dB@5.5GHz,其中6.5dB为通道损耗(包括了连接器),指导线损耗和介质损耗,2.5dB为串扰损耗和反射损耗等;

CDR支持

SFP模块未集成CDR,但XFP模块的收发方向上均集成了CDR,导致后者尺寸和功耗都比较大。CDR仅是让舟车劳顿的波形整装再出发,并未改变波形的属性,所以理论上XFI和SFI可以互连互通,这个结论在实际项目中已经验证通过。

预加重和均衡

SFI主机侧发送有预加重(在最初的信号中加入额外的高频分量),接收有均衡(事先去掉一些低频分量),来克服PCB和外部介质的影响,简单来说就是解决高频衰减大、低频衰减小导致的波形畸变的问题。

XFI发送没有预加重,但有接收均衡。

注:在2160手册中XFI也有发送均衡的说法,但XFI协议中未看到发送均衡的描述。

DC特性

上图的XFI Output differential voltage可以落在下图SFI+的Input differential voltage的范围内;

下图的SFI+ Output differential voltage可以落在上图XFI的Input differential voltage的范围内。

 所以,从DC特性来说,XFI和SFI互连没问题。

 RETIMER的用法

在XFI ->SFI方向上,Retimer提供CDR功能;

在SFI ->XFI方向上,Retimer也提供CDR功能,CDR即是波形再生。

若本文有误,请评论告知~

我的博客即将同步至腾讯云开发者社区,邀请大家一同入驻:https://cloud.tencent.com/developer/support-plan?invite_code=3ko7apyx3ou88

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2023-03-20,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
一文带你搞定高速电路设计
为了方便初次接触高速信号的朋友们能快速入门,并应用到实际的电路设计中。作者特地整理了高速电路设计中常见的一些知识点,具有较强的工程性、实用性,能直接应用到嵌入式硬件、手机等设计中。(有关详细的知识点,持续关注信号完整性基础的更新吧)
工程师说硬件
2023/02/26
1.3K1
一文带你搞定高速电路设计
精品文章!精讲光模块的方方面面,收藏!
光纤通信的主要优点:大容量,损耗低,中继距离长,保密性强,体积小,重量轻,光纤的原材料取之不竭。
网络技术联盟站
2021/07/22
2.3K0
以太网自协商机制--双绞线自协商(八)
10GBASE-T PHY、5GBASE-T PHY和2.5GBASE-T PHY的典型Data Path:
追宇星空
2024/07/01
9060
以太网自协商机制--双绞线自协商(八)
高速串行总线设计基础(八)揭秘SERDES高速面纱之CML电平标准与预加重技术
对于数字工程师来说,我们可能关注的仅仅是本文中的差分信号电平标准以及预加重技术,CML电平标准是Transceiver技术的首选,在Xilinx的GTX/H以及以此为底层架构的众多协议,发送以及接收差分信号线都是以此为标准,在管脚约束页面上,也是没有开放出来的。至于预加重技术,毫无疑问,是高速串行技术的必然选择,这是因为在高速链路中处于过渡阶段的bit会受到ISI的影响等。
Reborn Lee
2020/12/31
3.7K0
关于光模块,看这一篇就够啦!
随着光通信的高速发展,现在我们工作和生活中很多场景都已经实现了“光进铜退”。也就是说,以同轴电缆、网线为代表的金属介质通信,逐渐被光纤介质所取代。
鲜枣课堂
2020/01/14
4.4K0
关于光模块,看这一篇就够啦!
SerDes知识详解
也存在一些介于SerDes和并行接口之间的接口类型,相对源同步接口而言,这些中间类型的接口也使用串行器(Serializer)解串器(Deserializer),同时也传送用于同步的时钟信号。这类接口如视频显示接口7:1 LVDS等。
碎碎思
2020/07/29
5K0
SerDes知识详解
OFC 2025 PDP:单波400G的III-V(NTT/华为)、铌酸锂(Hyperlight/住友)及硅光(Aloe)
OFC 2025 PDP又增添了好几个单波400G的验证结果,其中有华为的540 Gbps EML传光纤30km的报道(OFC 2025 PDP:华为的110 GHz带宽、540 Gbps EML+30km传纤实验)。除此之外,Hyperlight用Ciena的3nm 448Gbps Serdes完成了8×400G的3.2T 2km DR8和FR8实验;NTT也演示了8通道的无制冷高带宽的InP MZM的3.2T 500m传输;住友基于前两年做的集成电光均衡器的高带宽铌酸锂(封装后带宽>100GHz)演示了单波400Gbps 传输(不过是C波段的),PDP之外Coherent是发布了新闻稿会在OFC现场演示400 Gbps的差分EML。
光芯
2025/04/08
5610
OFC 2025 PDP:单波400G的III-V(NTT/华为)、铌酸锂(Hyperlight/住友)及硅光(Aloe)
回归并行!芯片到芯片的最新超高速通信方式:超短距(USR)接口
超短距离(USR)接口在2.5D封装技术上的重要性日益提高,已导致各种电气定义和电路实现。台积电最近介绍了其IP开发团队采用的方法,该方法用于并行总线,时钟转发的USR接口,以优化功率/性能/区域,即“ LIPINCON”。
碎碎思
2020/07/09
1.5K0
回归并行!芯片到芯片的最新超高速通信方式:超短距(USR)接口
GT Transceiver中的RX功能块简述
每个GTX/GTH收发器包括一个独立的接收器(Receiver),由一个PCS和一个PMA组成。下图显示了GTX/GTH收发器RX的模块。高速串行数据从电路板上的串口流向GTX/GTH收发器RX的PMA,进入PCS,最后进入FPGA逻辑。
Reborn Lee
2021/11/19
3.1K0
GT Transceiver中的RX功能块简述
信号完整性设计规则之单根信号失真最小化
本文内容从《信号完整性与电源完整性分析》整理而来,加入了自己的理解,如有错误,欢迎批评指正。
黑马Amos
2023/03/21
3910
信号完整性设计规则之单根信号失真最小化
DesignCon 2025:字节跳动的1.6T DR8硅光LPO模块设计和性能评估
DesignCon2025会议上,字节和羲禾一起分表了基于硅光子调制器的单波224Gbps的1.6Tbps LPO 系统的设计与性能评估工作。 一、800Gbps LPO 系统的性能验证 在正式踏入 1.6Tbps LPO 系统的探索之旅前,研究人员先对 800Gbps LPO 系统进行了广泛测试。结果显示,基于硅光子调制器方案的 LPO 性能表现卓越,并已在小批量生产中得到验证。具体而言,研究人员将来自三家不同模块制造商的 64 个 800Gbps LPO 模块样本随机插入交换机的 64 个端口中,进行端到端的比特误码率(BER)测试。测试数据表明,这三家制造商的 64 个模块在交换机上的 BER 均能达到 1E-9 的标准。
光芯
2025/04/08
3300
DesignCon 2025:字节跳动的1.6T DR8硅光LPO模块设计和性能评估
是德科技白皮书:AI数据中心以太网技术向 224Gbps 演进
随着数字服务(5G、物联网等)带宽需求持续增长,数据中心需升级基础设施。本文聚焦现代数据中心高速以太网链路的最新发展,以及是德科技针对最高 224Gbps 接口的高速测试解决方案。
AIGC部落
2025/04/21
2190
是德科技白皮书:AI数据中心以太网技术向 224Gbps 演进
交换机PCB板布局布线注意事项
由于板卡在工作中会受到各种各样的干扰,这些干扰不仅影响系统运行的稳定性,同时也有可能带来误差,因此考虑如何抑制干扰,提高电磁兼容性是PCB布局布线时的一项重要任务。海翎光电的小编现将PCB布局布线中需要主要考虑的因素列在下面:
利又德智能感知
2023/02/02
5710
交换机PCB板布局布线注意事项
DesignCon 2025: Ranovus/联发科/富士康的CPO方案
共封装光学技术通过紧密集成ASIC与光学引擎,显著降低了AI计算中的互连功耗(达75%)与延迟,同时提升I/O密度。在Ranovus和联发科/富士康的这个合作项目中展示的8×800G CPO系统已验证其在信号完整性、热管理和兼容性方面的可行性,为下一代200G及更高速率的光互连奠定了技术基础。随着UCIe等先进封装技术的成熟,CPO有望成为超大规模数据中心与AI集群的核心互连方案。
光芯
2025/04/08
3040
DesignCon 2025: Ranovus/联发科/富士康的CPO方案
Intel & NewPhotonics:基于3nm工艺的224G Serdes及LPO演示
2023年12月就有一个新闻提到Intel 公司和 以色列的NewPhotonics 有限公司成功将 Intel 新的224Gbps 电 SerDes 设计与 Newphotonics 先进的光域均衡硅光引擎进行了集成,实现了224G PAM4传纤>10km无需dsp的端到端LPO直调电-光链路。最近,他们在IEEE OJ-SSCS期刊上报道了这一成果,报道的还是1m的DAC铜缆传输+23km的光纤传输。
光芯
2025/04/08
2220
Intel & NewPhotonics:基于3nm工艺的224G Serdes及LPO演示
铜缆以太网5-1000BASE-CX(四)
以下详细说明了1000BASE-SX、1000BASE-LX和1000BASE-CX PMD提供的服务。这些PMD子层以抽象的方式描述,并不意味着任何特定的实现。应当注意,这些服务基于ANSI INCITS 230-1994(FC-PH)中定义的类似接口。PMD服务接口支持PMA实体之间编码的8B/10B字符的交换。PMD将编码的8B/10B字符与适用于指定介质的信号进行转换。
追宇星空
2025/02/25
1090
铜缆以太网5-1000BASE-CX(四)
计算机网络之物理层详解
位于各计算机网络体系的最低层,负责在物理传输介质之上为“数据链路层”提供一个原始比特流(也就是数据是以一个个0或1的二进制代码形式表示的)的物理连接
CodeGoat24
2022/02/18
2.3K5
计算机网络之物理层详解
物联网设备天线设计与选型指南
天线设计和射频布局是无线系统中的关键组件,它负责发送和接收来自空中的电磁辐射。终端客户从某个 RF 产品 (如电量有限的硬币型电池) 获得的无线射程主要取决于天线的设计、外壳以及良好的 PCB 布局。发射机 (TX) 和接收机 (RX) 上的无线系统的关键部件如下所示:
不脱发的程序猿
2021/01/20
1.6K0
背板以太网43-100GBASE-KR2(五)
本附录定义了可选的40 Gb/s连接单元接口(XLAUI)和100 Gb/s 10通道连接单元接口的功能和电气特性。下图显示了40 Gb/s的XLGMII、PMA、XLAUI和PMD与100 Gb/s的CGMII、PMA、CAUI-10和PMD之间的关系。
追宇星空
2024/12/05
1690
背板以太网43-100GBASE-KR2(五)
铜缆以太网15-25GBASE-CR(S)(七)
本款规定了25GBASE-CR和25GBASE-CR-S PMD提供的服务。此PMD的服务接口以抽象方式描述,并不意味着任何特定的实现。PMD服务接口支持对等PMA实体之间的编码数据交换。PMD将编码数据与适用于指定介质的信号进行转换。
追宇星空
2025/04/01
720
铜缆以太网15-25GBASE-CR(S)(七)
推荐阅读
相关推荐
一文带你搞定高速电路设计
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档