腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
文章
问答
(9999+)
视频
沙龙
1
回答
最大
接口
时钟
和
最大
计时器
时钟
之间
的
STM32
差异
timer
、
stm32
、
pwm
、
cubemx
我在一个有3个脉宽调制通道
的
H743ZI上使用TIM1。我正在尝试
最大
化脉宽调制分辨率,因此我需要
最大
化TIM1上
的
时钟
速度。数据手册(下面的截图)给出了
最大
接口
时钟
和
最大
定时器
时钟
的
120 Max
和
240 Max值。 两者
之间
的
区别是什么?我有如下所示
的
时钟
设置,APB2
的
浏览 135
提问于2020-08-04
得票数 1
1
回答
VoltDB集群如何确定节点间
的
时间同步
redhat
、
voltdb
对于多个RHEL7.1VM (KVM)上
的
VoltDB集群,我有一个奇怪
的
痛苦问题。致命
的
main主机:
时钟
偏差为120,大于100毫秒
的
限制。确保NTP正在运行。根据VoltDB为ntpd - 这里提供
的
perf指南,已经尽可能地设置了时间配置。 我用我
的
"google-fu“到处搜索--但我
浏览 0
提问于2016-02-03
得票数 1
回答已采纳
1
回答
CubeMX
计时器
配置问题(截图附后)
timer
、
stm32
、
clock
、
cubemx
我试图了解内部
时钟
上
的
计时器
是如何工作
的
。我在下面附加了我
的
CubeMX配置。 目前,我已经将主
时钟
设置为480 MHz,这是这个STM32H743ZI芯片
的
最大
时钟
。,,我
的
第一个问题是,为什么它使用120 MHz,其中它清楚地写着"240 MHz“来表示”APB1上
的
计时器
时钟
“?我用示波器验证了频率。这是一个很长
的
机会,但根据我所
浏览 3
提问于2020-07-22
得票数 0
2
回答
最佳SPI波德率预分频器
embedded
、
spi
、
hal
、
baud-rate
我
的
问题与SPI
的
速度有关。我如何知道使用哪个预分频器
的
基础上?它应该是基于我想通过协议与之交谈
的
设备吗?使用HAL库
的
一个示例是它有以下预分频器变量 SPI_BAUDRATEPRESCALER_2SPI_BAUDRATEPRESCALER_4SPI_BAUDRATEPRESCALER_8SPI_BAUDRATEPRESCALER16SPI_BAUDRATEPRESCALER_32SPI_BAUDRATEPRESCALER_64SPI_BAUDRATEPRESCALER_128SPI_BAUDRATEPR
浏览 4
提问于2019-09-26
得票数 0
回答已采纳
2
回答
DMA传输数据速率
dma
此问题涉及使用DMA处理到达输入
接口
的
数据在存储器中
的
输入
和
存储,使用此机制可实现
的
数据速率,以及用于特定数据速率
的
总线带宽(容量)。您可以详细了解每次DMA传输
的
时钟
周期
的
执行情况,以及获取
和
释放总线
的
时钟
周期。下面给出了: DMA设备在输入
接口
和
存储器
之间
传输单个数据项所需
的
时钟
周期数、获
浏览 26
提问于2011-12-22
得票数 1
2
回答
AWS Lambda:系统
时钟
的
精度
aws-lambda
在AWS Lambda函数中所观察到
的
最大
系统
时钟
误差是什么? 更具体地说,在同一个AWS区域(而不是AZ)中
的
Lambda实例中,可以观察到
的
系统
时钟
时间
的
最大
差异
是什么?我在AWS文档中找不到关于这个
的
任何东西。
浏览 3
提问于2018-01-11
得票数 10
回答已采纳
1
回答
Nucleo-H743ZI2板
的
问题
stm32
STM32CubeMX中
的
时钟
配置器不允许锁相环分频器DIVP1频率超过300 The,因此不可能使用它来达到板
的
最大
480 the。为此,您必须进入配置器
的
代码并手动更改乘法器。这是我
的
混淆,还是ST提供给董事会
的
数据有误? 检查CPU性能唱响硬编码汇编器定时循环定时电路
的
减法
和
分支指令占用两个
时钟
周期。在我
的
Nucleo-H723ZG板上,这两个总共需要一个周期。在系统RCC部分
的</e
浏览 76
提问于2021-07-15
得票数 1
回答已采纳
3
回答
为什么人们不只是在微控制器中使用
最大
的
可用
时钟
microcontroller
、
clock
、
stm32
最近,我开始在
STM32
上编写代码,对于一个来自PC相关应用程序的人来说,设置所有的
时钟
都是很新
的
。 我想知道开发人员为什么要丢弃/避免
最大
时钟
,在什么情况下?为什么
STM32
团队(我猜还有微芯片)要在STM32CubeMX上设置一个非常好
的
UI来选择不同
的
组合呢?如果我能获得更高
的
工作频率,为什么我应该直接使用外部振荡器而不是PLL路径?
浏览 8
提问于2017-04-04
得票数 3
回答已采纳
3
回答
Java中
的
Timer类是如何对系统
时钟
敏感
的
?
java
、
timer
这个关于一个
和
一个Timer
之间
的
区别的ScheduledThreadPoolExecutor在列举这些
差异
时提到了以下几点: 除上述各点外,我明白答覆内所提及
的
各点。说Timers对系统
时钟
敏感,而ScheduledThreadPoolExecutors对系统
时钟</em
浏览 3
提问于2013-09-14
得票数 9
回答已采纳
1
回答
“根色散”是什么意思?(w32tm /query /status)
windows-server-2008-r2
、
w32time
我很抱歉问了一个看起来很容易在谷歌上出现
的
问题,但我试过了,就连微软自己在W32tm上
的
文章似乎也没有提到这一点。最近,我在现有域中为一个新
的
DC配置时间同步(以取代一个持有FSMO角色
的
旧DC,并将其设置为可靠
的
时间源) 在一个成员服务器上,我在运行w32tm /query /status时看到了大约4秒
的
根色散
浏览 0
提问于2014-01-29
得票数 4
回答已采纳
1
回答
辅助
时钟
中
的
中断处理
c
、
vxworks
我有下面的代码从一个嵌入式应用程序
的
大代码库。我试图理解代码,并有以下问题。50); 我
的
问题是我
的
理解是对
的
。
浏览 3
提问于2014-08-20
得票数 0
4
回答
“
时钟
序列”是什么意思?
uuid
、
guid
、
rfc
、
dce
如果
时钟
是向后设置
的
,或者可能是向后设置
的
(例如,当系统关闭时),并且UUID生成器无法确定没有使用大于
时钟
设置值
的
时间戳生成UUID,则必须更改
时钟
序列。如果已知
时钟
序列
的
前一个值,则只需递增;否则,应将其设置为随机或高质量
的
伪随机值。类似地,如果节点ID发生变化(例如,由于网卡已在机器
之间
移动),则将
时钟
序列设置为随机数将由于机器
的
时钟
设置稍有
差异</
浏览 13
提问于2017-01-05
得票数 10
回答已采纳
2
回答
基于多用户web
的
倒
计时器
的
设计建议
java
、
python
、
web-applications
、
timer
、
clock
我们将现场视频传送到达拉斯地区
的
多个卫星地点。为了确保所有接收位置都与广播位置相同,我们使用桌面
时钟
/定时器应用程序
和
远程位置VNC进入该桌面来查看
时钟
。我想用一个基于web
的
计时器
应用程序来取代当前
的
计时器
应用程序,这样我们就可以摆脱固有的脆弱VNC解决方案。以下是我
的
要求: 任何给定
的
观众所看到
的
浏览 7
提问于2012-09-17
得票数 1
1
回答
组合电路是否比时序电路具有更低
的
工作频率?
fpga
、
xilinx
、
sequential
、
digital
、
flip-flop
综合时用
时钟
进行
的
顺序设计,给出了设计摘要而在没有
时钟
的
情况下,在输入
和
输出寄存器
之间
放置
的
组合电路则给出了综合报告。最小
时钟
周期1701.691 ns,
最大
频率0.588 MHz。就理论而言,组合设计应该比顺序设计更快。现在,我
浏览 2
提问于2016-05-02
得票数 0
回答已采纳
1
回答
计算中断数据速率
cpu-architecture
这个问题涉及使用中断来处理到达输入
接口
的
数据在内存中
的
输入
和
存储,以及考虑使用此机制实现
的
数据速率。在这个特定
的
问题中,每个新数据项
的
到达都会触发一个中断请求,以输入数据项并将其存储在队列中。memory.The中
的
问题是关于计算在此场景中可实现
的
最大
数据速率。首先需要计算响应来自
接口
的
中断
的
时间,运行中断服务例程(ISR)并返回中断
的
progr
浏览 5
提问于2011-12-22
得票数 0
回答已采纳
1
回答
Xilinx ISE 14.4中
的
最大
时钟
确定
verilog
、
clock
、
xilinx
我有一段用Verilog实现
的
代码,它计算图像
的
质心。 我已经使用Xilinx ISIM模拟器在Post放置
和
路由模式下模拟了代码,它工作得很好,现在我想确定代码可以运行
的
最大
时钟
速度。设计摘要在其
时钟
报告中指出,
最大
延迟为0.057纳秒,这是否意味着我
的
时钟
速度可以低于1/0.057纳秒,或者是否有任何其他
最大
可能
时钟
速度
的
指示。
浏览 3
提问于2013-06-10
得票数 0
1
回答
在
STM32
板上实现SSI从
接口
arm
、
stm32
、
spi
、
cortex-m
、
ssi
我试图在
STM32
板上实现SSI从协议。由于
STM32
板没有SSI
接口
,所以我在从(传输仅模式)中使用它
的
SPI
接口
。主SSI发送24个
时钟
信号,从站通过MISO引脚发送其数据(3字节)。我面临
的
问题是,在来自主
时钟
的
每一个信号上,数据总是向左移动。例如,假设我不断地从奴隶发送0x010101。 在第一次传输时,主机接收0x010101。有人能给我一些关于如何解决这个问题
的
提示吗?
浏览 2
提问于2020-07-10
得票数 0
6
回答
获取进程启动后
的
运行时间
c
、
timing
、
multiplatform
我需要一种方法来获取自程序启动以来经过
的
时间(挂钟时间),以一种对用户干预系统
时钟
的
方式具有弹性。在windows上,非标准
的
clock()实现并不能解决这个问题,因为它看起来只是通过计算启动时采样时间
的
差值来实现
的
,所以如果我“将
时钟
指针往回移”,我就会得到负值。在UNIX上,clock/getrusage指的是系统时间,而使用诸如gettimeofday之类
的
函数来采样时间戳与在windows上使用
时钟
存在相同
的
浏览 1
提问于2008-10-14
得票数 4
1
回答
如何在usart中使用TSL2301
和
延迟
时钟
sensors
、
stm32
、
usart
、
ccd
我正在做一个名为TSL2301 .I
的
线扫描ccd传感器,希望通过stm32f103
的
美国me读取像素,但是我总是能接收到0 0xFF,有人用这个传感器来帮助我吗?我使用了Usart同步模式
的
STM32f10x,我发送了一些订单到传感器,并希望在每个订单后造成8个
时钟
延迟。我该怎么做呢?
浏览 5
提问于2014-07-20
得票数 3
回答已采纳
2
回答
Linux是否为应用程序提供了单调递增
的
时钟
linux
、
unix
、
timer
Linux/Unix/Posix是否为用户空间应用程序提供API来访问单调递增
的
时钟
,精度从厘米到毫秒? 在Linux上,/proc/uptime提供了系统启动秒数
的
浮点数
的
基于字符串
的
表示。gettimeofday(2)不提供单调递增
的
时钟
。我可以在ITIMER_REAL时间域中使用getitimer(2),将
计时器
设置为从(平台相关)
最大
值开始,并忽略生成
的
信号,但根据手册
浏览 3
提问于2008-10-17
得票数 11
回答已采纳
点击加载更多
相关
资讯
卫星电子钟和网络同步时钟之间的差异在哪
脸书Libra背后的资产是它与现有加密货币之间最大的差异
通信教程04_SPI接口说明及原理
了解时钟电路模块的作用
Xilinx FPGA编程技巧之常用时序约束详解
热门
标签
更多标签
云服务器
对象存储
ICP备案
云点播
腾讯会议
活动推荐
运营活动
广告
关闭
领券