Loading [MathJax]/jax/output/CommonHTML/config.js
前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >Truechip宣布首次向客户推出UCIe验证IP

Truechip宣布首次向客户推出UCIe验证IP

作者头像
芯智讯
发布于 2023-02-09 02:39:37
发布于 2023-02-09 02:39:37
4690
举报
文章被收录于专栏:芯智讯芯智讯

12月21日消息,据SemiWiki报道,在过去的两年里,作为推动摩尔定律持续有效的一种新的潜在方法,Chiplet(小芯片)技术一直备受关注。Chiplet也将再度被证明是半导体生态系统的推动力量,推动半导体公司的芯片朝着更小更好的方向发展。

需要明确的是,Chiplet的概念并不新鲜。多年来,很多公司一直在研究多芯片模块(MCM)。IP芯片化也不是新的,这就是Chiplet,硬IP模块。目前需要发展的是Chiplet生态系统,因此所有公司,无论大公司还是小公司,都可以使用Chiplet技术进行设计。

为了允许各个小芯片能够连接,业界开发了通用小芯片互连快速标准。UCIe 是芯片到芯片互连和小芯片之间串行总线的开放规范。它Intel、AMD、Arm、ASE集团、Google Cloud、Meta、Microsoft、Qualcomm、Samsung和TSMC共同开发。

当然,小芯片UCIe设计难题的关键部分之一是验证,近日,Truechip宣布首次向客户推出UCIe验证IP。

Truechip首席执行官Nitin Kishore在2022年SemIsrael博览会上发表讲话时表示:“UCIe是当务之急,因为它不仅有助于提高大型SoC芯片的良率,而且还允许在单个封装中混合来自多个供应商的组件(或小芯片)。如果 SoC 提供商可以重复使用以前或其他芯片(如处理器子系统或内存子系统等)版本的小芯片或第三方供应商的插件小芯片,则可以缩短上市时间并降低成本。随着UCIe验证IP的推出,我相信该协议将使设计公司能够配置,启动,分析,管理可持续发展目标,并加速实现其设计目标。”

UCIe 验证 IP 的主要优势

在本机 SystemVerilog (UVM/OVM /VMM) 和 Verilog 中可用

独特的开发方法,确保最高水平的质量

各种回归测试套件的可用性

24X5客户支持

独特且可定制的许可模式

详尽的断言集和涵盖点以及所有组件的连接示例

我们所有真空绝热板的界面、安装、操作和文档的一致性

提供完整的解决方案,并在 IP 和 SoC 环境中轻松集成。

Nitin总结道:“凭借每通道32Gbps的高速支持,以及它还可以通过流模式映射其他协议的事实,UCIe不仅是一种高性能协议,而且还是一种非常低功率的互连协议。UCIe的优势使其成为最具创新性的技术,通过确保互操作性,为真正开放的多芯片系统生态系统铺平道路。

知识产权是半导体生态系统的重要组成部分。事实上,如果没有商业IP市场,无晶圆厂半导体业务就不会是今天的样子。IP仍然是SemiWiki上阅读量最大的话题,也是增长最快的半导体设计细分市场,无论有没有Chiplet,都将继续如此。然而,有了Chiplet,到本世纪末,IP市场很容易达到100亿美元大关。

关于真芯科技

Truechip是验证IP,NOC硅IP,基于GUI的自动化产品和芯片设计服务的领先提供商,有助于加速IP/SOC设计,从而降低与ASICFPGA和SOC开发相关的成本和风险。Truechip为基于RISC-V的芯片,网络,汽车,微控制器,移动,存储,提供验证IP解决方案, 数据中心,所有已知协议的AI域以及自定义VIP开发。该公司的业务遍及全球,遍布北美、欧洲、以色列、台湾、韩国、日本、越南和印度。Truechip提供业界首个24×7技术支持。

编辑:芯智讯-浪客剑 来源:SemiWiki

行业交流、合作请加微信:icsmart01 芯智讯官方交流群:221807116

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2022-12-21,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 芯智讯 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
HBM驱动AI突破:Chiplet生态中的内存革新(Alphawave Semi深度解读)
      本文来自于Alphawave Semi公司资深产品经理Archana Cheruliyil的报告
光芯
2025/06/09
960
HBM驱动AI突破:Chiplet生态中的内存革新(Alphawave Semi深度解读)
Cadence:UCIe 与先进 Chiplets 架构
随着定制芯片成本上升和AI需求增长,传统单一芯片设计已不再能满足市场多样化需求,而采用模块化Chiplets设计成为了一种趋势。这种设计方式可以优化性能、功耗并降低成本,同时允许设计师根据具体应用需求选择最合适的芯片节点组合。然而,在无标准Chiplets接口时代,每个Chiplets都需要独立设计接口,这不仅消耗大量资源而且延长了上市时间。因此,标准化Chiplets接口成为了推动行业发展关键因素,它能够促进Chiplets的重用,加快设计速度,并提高质量。
数据存储前沿技术
2025/02/11
1490
Cadence:UCIe 与先进 Chiplets 架构
什么是Chiplet技术,为啥突然热起来了
最近两天经常看到Chiplet这个词,以为是什么新技术呢,google一下这不就是几年前都在提的先进封装吗。最近资本市场带动了芯片投资市场,和chiplet有关的公司身价直接飞天。带着好奇今天扒一扒chiplet是什么:
用户2760455
2022/11/16
1.6K0
什么是Chiplet技术,为啥突然热起来了
Alphawave推出业界首款支持台积电CoWoS封装的3nm UCIe IP
7月30日消息,半导体IP厂商Alphawave Semi近日宣布,成功开发出了业界首个基于UCIe 标准的3nm Die-to-Die (D2D)多协议子系统 IP ,并且支持台积电的 Chip-on-Wafer-on-Substrate (CoWoS)先进封装技术,为超大规模、高性能计算(HPC) 和人工智能 (AI) 等应用,提供了 8 Tbps/mm 的带宽密度和 24 Gbps 的 D2D 数据传输速率。
芯智讯
2024/08/01
1190
Alphawave推出业界首款支持台积电CoWoS封装的3nm UCIe IP
UCie白皮书:打造Chiplet开放生态
UniversalChiplet Interconnect Express (UCIe)® 是一个开放的行业互连标准,可以实现小芯片之间的封装级互连,具有高带宽、低延迟、经济节能的优点。能够满足整个计算领域,包括云端、边缘端、企业、5G、汽车、高性能计算和移动设备等,对算力、内存、存储和互连不断增长的需求。UCIe 具有封装集成不同Die的能力,这些Die可以来自不同的晶圆厂、采用不同的设计和封装方式。
数字芯片社区
2022/04/06
9800
UCie白皮书:打造Chiplet开放生态
中国Chiplet的机遇与挑战及芯片接口IP市场展望
在探讨Chiplet(小芯片)之前,摩尔定律是绕不开的话题。戈登·摩尔先生在1965 年提出了摩尔定律:每年单位面积内的晶体管数量会增加一倍,性能也会提升一倍。这意味着,在相同价格的基础上,能获得的晶体管数量翻倍。不过,摩尔先生在十年后的1975年,把定律的周期修正为24个月。至此,摩尔定律已经影响半导体行业有半个世纪。
芯智讯
2023/04/11
2930
中国Chiplet的机遇与挑战及芯片接口IP市场展望
小芯片,一条基于IP产业的「新通道」
2022年半导体大会正式开启,点击图片立刻参与! “在使用Chiplet技术后能更赚钱的产品,自然最适合Chiplet。” 可以说,IP产业链的出现本身就是一条“捷径”,帮助芯片设计公司降低一定研发门槛的同时,也大大缩减了芯片开发周期。 而现在,在这条“捷径”的基础上,又发展出了一个分支——Chiplet(芯粒、小芯片),将芯片设计的门槛再一次地降低了一些。 并且,这还是一个“身家”数百亿美元的新市场——2035年市场规模达到570亿美元,相较2018年增长超88倍。 Chiplet,一种新形式的IP复
镁客网
2022/04/24
2480
小芯片,一条基于IP产业的「新通道」
Chiplets 中的UCIe 创新
本文档由Alphawave Semi公司提供,主要介绍了其在高性能计算和人工智能(AI)应用领域采用的创新技术与解决方案。
数据存储前沿技术
2025/02/11
1510
Chiplets 中的UCIe 创新
芯原股份拟定增募资18亿元,投向Chiplet研发、新一代IP研发及产业化
12月22日晚间,芯原股份发布公告,披露了定增预案,拟向特定对象发行A股股票募集资金总金额不超过18.1亿元(含本数),募资净额将用于AIGC及智慧出行领域Chiplet解决方案平台研发项目(以下简称“Chiplet研发项目”)和面向AIGC、图形处理等场景的新一代IP研发及产业化项目(以下简称“新一代IP项目”)。
芯智讯
2023/12/28
2160
芯原股份拟定增募资18亿元,投向Chiplet研发、新一代IP研发及产业化
Arm更新Neoverse产品路线图:全新N3/V3内核曝光,能效及AI性能大幅提升!
2月22日,半导体IP大厂Arm宣布推出新一代 Arm Neoverse 技术。其中包括,通过性能效率更优异的 N 系列新 IP 扩展 Arm Neoverse 计算子系统 (CSS) 产品路线图。与 Neoverse CSS N2 相比,Neoverse CSS N3 的每瓦性能可提高 20%。此外,Arm 还首次将计算子系统引入性能优先的 V 系列产品线,新的 Neoverse CSS V3 基于全新的 Neoverse V3 IP 打造,与此前的 Neoverse CSS 产品相比,其单芯片性能可提高 50%。
芯智讯
2024/02/26
3880
Arm更新Neoverse产品路线图:全新N3/V3内核曝光,能效及AI性能大幅提升!
芯启源首次公开的“SmartNIC第四代架构”如何赋能DPU蓝海?
美国西部时间26日,为期三天的全球首届智能网卡高端行业峰会(SmartNICs Summit)在美国硅谷正式召开。芯启源(Corigine)在峰会召开当天首次对外公布 “SmartNICs第四代架构”。27日,芯启源(Corigine)在智能网卡峰会(SmartNICs Summit)中继续同英伟达(NVIDIA)、美满(Marvell)等国际头部DPU厂商共同参与智能网卡(SmartNIC)最佳架构小组讨论。 芯启源第四代智能网卡(SmartNIC) CORIGINE 智能网卡(SmartNIC) 智能
SDNLAB
2022/05/05
7710
芯启源首次公开的“SmartNIC第四代架构”如何赋能DPU蓝海?
硅光与CPO的稳健制造:行业全链条技术协同与挑战解析
在人工智能技术爆发的背景下,数据中心面临前所未有的流量压力。现有基础设施无法承载AI驱动的超大规模数据传输需求,物理层技术成为瓶颈。集成光学PIC因其高带宽、低功耗特性被视为关键解决方案,但行业面临从设计、制造到封装测试的全链条挑战:技术碎片化、规模化制造可靠性不足、成本控制与标准化缺失。该研讨会汇聚产业链上下游企业,围绕“稳健制造”展开技术协同探讨。
光芯
2025/05/18
1800
硅光与CPO的稳健制造:行业全链条技术协同与挑战解析
「中国芯」提速!首个国产「小芯片」标准发布,专家这样说
12月16日,酝酿已久的中国《小芯片接口总线技术要求》团体标准,正式通过了工信部中国电子工业标准化技术协会的审定,并已在当天举办的“第二届中国互连技术与产业大会”上向世界发布。这对中国芯片产业而言,无疑是在近期激烈的全球竞争中,迎来的最重要的一项利好。
镁客网
2023/01/04
7770
「中国芯」提速!首个国产「小芯片」标准发布,专家这样说
AMD推出全球最大FPGA:可编程逻辑密度及带宽均提升超过2倍!
6月27日,AMD宣布推出 Versal Premium VP1902自适应片上系统 (SoC),这是目前全球最大基于FPGA的自适应SoC,也是一款仿真级、基于Chiplet的SoC,能够简化日益复杂的半导体设计的验证。
芯智讯
2023/08/09
5630
AMD推出全球最大FPGA:可编程逻辑密度及带宽均提升超过2倍!
为保障军用芯片供应,洛克希德马丁与格芯达成战略合作
6月13日消息,据路透社报道,美国军火制造商洛克希德马丁(Lockheed Martin)和晶圆代工大厂格芯(GlobalFoundries)于当地时间6月12日宣布,双方将携手展开战略性合作,以保障美国国内军事系统的芯片供应。该合作也将对美国半导体制造业带来激励作用。
芯智讯
2023/08/09
1680
为保障军用芯片供应,洛克希德马丁与格芯达成战略合作
高端FPGA揭秘之存储及高速接口
来源:内容由「网络交换FPGA」编译自「eejournal」,作者:Kevin Morris,谢谢。
网络交换FPGA
2020/04/21
2.9K0
高端FPGA揭秘之存储及高速接口
事情各大厂商在战场上布局
东西这个所谓的下一个hundred十亿的市场生态系统虽然安全、行业标准的问题仍难以真正落地,但它无法阻止各大芯片厂商抢占步伐的机会。Machina Research 的数据称,到2020 年。全球估计将会有250 亿部终端联网,当中超过一半都是非手机类终端。不管对于高通这类的芯片厂商。还是海尔、TP-Link、思科等产业链厂商。智能手机已经渐渐成为过去式,物联网才是承载未来的关键。
全栈程序员站长
2022/01/04
2600
为什么现在的半导体IP授权服务越来越难做
半导体IP行业正在经历转型,新的半导体IP公司更难建立自己的地位,老牌的半导体IP公司维护自己的信誉也非常困难。
AsicWonder
2024/04/01
1980
为什么现在的半导体IP授权服务越来越难做
最强RISC-V服务器芯片发布:4nm,192核,性能超越AMD Epyc 9754!
11月9日消息,RISC-V服务器芯片设计厂商Ventana Micro Systems在2023 RISC-V峰会上发布了其第二代服务器CPU——Veyron V2,在指令扩展、内核设计、互联标准、制程工艺等众多方面进行了全面升级,官方宣称其性能超越了AMD的高端服务器芯片Epyc 9754,堪称最强RISC-V服务器CPU!同时,Ventana还能够让客户将定制加速器添加到定制片上系统 (SoC) 蓝图中。
芯智讯
2023/11/09
2.5K0
最强RISC-V服务器芯片发布:4nm,192核,性能超越AMD Epyc 9754!
RISC-V杀向服务器市场!5nm制程、最高192核,性能超AMD EPYC 7763!
众所周知,目前X86架构处理器统治着PC和服务器市场,而Arm架构处理器则统治着移动市场。近年来大火的RISC-V架构则凭借着于开源、指令精简、可扩展等优势,在注重能效比的物联网领域大受追捧。但是,这并不意味着RISC-V无法进入更高性能要求的PC和服务器市场。
芯智讯
2023/02/09
1.2K0
推荐阅读
相关推荐
HBM驱动AI突破:Chiplet生态中的内存革新(Alphawave Semi深度解读)
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档