前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >QuartusII 9.0安装教程详解及例程测试

QuartusII 9.0安装教程详解及例程测试

作者头像
全栈程序员站长
发布于 2022-11-03 09:29:55
发布于 2022-11-03 09:29:55
5.2K00
代码可运行
举报
运行总次数:0
代码可运行

目录

1.首先下载软件以及文件

2.安装软件

3.软件

4.例程测试

5.新建原理图


1.首先下载软件以及文件

链接:https://pan.baidu.com/s/1qGtGchiD0gXn_3b2ZRRGiA 提取码:ofss

下载完如下图所示:

解压QuertusII 9.0的压缩包。

2.安装软件

2.1.点击setup.exe

2.2.接受条款

2.3.填写信息

2.4.选择安装路径

2.5.下一步:

备注:这个可以随便选

2.6.下一步

2.7.下一步:

2.8.安装中,等待几分钟:

2.9.安装完成后桌面一个图标,点击图标进入软件:

2.10.进入软件,弹窗,选择OK

2.11.又一个弹窗,OK

2.12.可以看到这个软件的使用年限已经过期了:

3.打开软件

3.1.打开tool–>License Setup查看网卡地址

3.2.打开下载好的文件,使用记事本打开license.DAT文件进行编辑:

替换后如下:

3.3.把修改后的license.DAT文件复制到软件安装目录下:

3.4.修改license的路径,改成我们刚刚放置License的路径:

3.5.将文件bin32文件夹中的sys_cpt.dll复制到安装目录的quartus的bin目录下:

找到软件安装目录,然后找到quartus/bin,粘贴:

注意:先暂时关闭软件,不然没办法替换的。

至此,就完成啦。


4.例程测试

4.1.使用向导新建一个工程,File->New Project Wizard

4.2.下一步

4.3.选择保存路径:

4.4.添加设计文件到您的工程目录下面,如果没有设计文件,则点击“NEXT”

4.5.选择器件的具体型号:

4.6.选择设计综合工具,选择仿真工具,选择时序分析工具,默认,就点击“NEXT”

4.7.点击“FINISH”,工程文件建立成功

4.8.新建设计文件,点击“FILE”—–“NEW”

4.9.选择“VHDL File”:

4.10.编写一个简单的半加器实验:

具体代码如下:

代码语言:javascript
代码运行次数:0
运行
AI代码解释
复制
library ieee;
use ieee.std_logic_1164.all;
entity h_adder is
	port(
		A : in std_logic;
		B : in std_logic;
		SO: out std_logic;
		CO: out std_logic);
end entity h_adder;
architecture fh1 of h_adder is
	begin
	
		SO <= A xor B;
		CO <= A and B;
end architecture fh1;

把这段代码粘贴到新建的file中:

4.11.点击保存后,必须注意一点,您所设计的模块名,必须和您保存的文件名字完全相同

4.12.点击开始编译

4.13.编译成功,弹出对话框,确定:

提示: 如果遇到错误:Error: Top-level design entity “Verilog1” is undefined 那是因为你的顶层文件名和实体名对不上,修改菜单Assignments -> Settings… 打开后点击第一个General选项里,在Top-level entity标签指示下的编辑框里输入你的VHDL文本里的实体名字就OK了。 例如:这里应该是:h_adder

4.14.新建仿真波形文件FILE->NEW;选择如下所示,选择好波形文件后,点击OK

4.15.弹出对话框,如下图所示:

4.16.添加输入输出信号的波形仿真文件中;安装图中说明进行选择;

4.17.点击”Node Finder…”

4.18.按照图中说明进行操作

4.19.再单击OK

4.20.编辑信号如下图所示:

提示: 如何编辑信号的电平? 按住鼠标左键,然后拖地鼠标选取所需要的时间段;如下图所示

选择“1”,就可以把刚才所选取的时间段变为1;编辑好波形文件后,必须点击保存

4.21.点击保存,或者快捷键:CTRL + S:

4.22.选取仿真的方式,点击“Processing”—-“Simulator Tool”

4.23.如果您需要先进行功能仿真,1、选择“Functional”;2、选择刚才保存的波形文件“johson.vwf”;3、点击“Generate Functional Simulation Nelist”,弹出对话框,提示成功后,点击“确定”;4、点击“Start”

点击start,开始:

4.24.仿真成功后,弹出对话框,提示仿真成功,然后点击“Report”就可以看到波形仿真结果了:

半加器的仿真波形如下:


5.新建原理图

5.1.首先选择FILE->Create/Update->Create Symbol Files for Current File

5.2.接着File->new

新建一个Schematic File

5.3.空白处双击:

5.4.弹出一个对话框,选择,Project 下的 h_adder

5.5.单击左键放置,接OK了:


。。。。。。。。。。。。。。。。。。。。。本教程完。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。


版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容, 请发送邮件至 举报,一经查实,本站将立刻删除。

发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/181457.html原文链接:https://javaforall.cn

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2022年10月16日,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
VCS入门教程(一)
接触Synopsys 家的VCS工具有一段时间了,在此简单分享下个人的学习笔记。供刚接触到数字前端设计的同学提供一些参考资料。在学校我们经常使用的verilog仿真软件都是quartus和modelsim,但是看一下一些公司的招聘要求,公司里使用的基本都是VCS。所以学习一下对找工作还是有帮助的。
数字芯片社区
2020/09/04
5.7K0
VCS入门教程(一)
全平台轻量开源verilog仿真工具iverilog+GTKWave使用教程
如果你只是想检查Verilog文件的语法是否有错误,然后进行一些基本的时序仿真,那么Icarus Verilog 就是一个不错的选择。相比于各大FPGA厂商的IDE几个G的大小,Icarus Verilog 显得极其小巧,最新版安装包大小仅有17MB,支持全平台:Windows+Linux+MacOS,并且源代码开源。本文将介绍如何使用Icarus Verilog来进行verilog文件的编译和仿真。
单片机点灯小能手
2020/07/17
4.2K0
全平台轻量开源verilog仿真工具iverilog+GTKWave使用教程
Quartus II 13.0软件下载和安装教程
Quartus II 13.0是一款综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。
肉肉软件安装
2022/11/24
2.9K0
Quartus II 13.0软件下载和安装教程
Quartus ii 软件仿真基本流程(使用VHDL)「建议收藏」
这是VHDL系列教程的第一个教程。所谓教程,其实也就是记录我本人在学习过程中遇到的问题和学习内容的笔记,分享在这里供其他初学者参考,如果博客中出现任何错误或不严谨的地方,您可以在下方评论区指出来,您的反馈是对我最大的帮助,万分感谢。
全栈程序员站长
2022/11/04
5.7K0
Quartus ii 软件仿真基本流程(使用VHDL)「建议收藏」
最实用的Modelsim初级使用教程
Modelsim仿真工具是Model公司开发的。它支持Verilog、VHDL以及他们的混合仿真,它可以将整个程序分步执行,使设计者直接看到他的程序下一步要执行的语句,而且在程序执行的任何步骤任何时刻都可以查看任意变量的当前值,可以在Dataflow窗口查看某一单元或模块的输入输出的连续变化等,比quartus自带的仿真器功能强大的多,是目前业界最通用的仿真器之一。
FPGA技术江湖
2020/12/30
2.6K0
FPGA Quartus ll使用
FPGA是一种新型的嵌入式硬件,使用可编程电路,其电路由程序设计语言编程即时修改并应用。一般的嵌入式电路设计是首先设计好电路,然后生产出电路,而FPGA只需要通过编程即可修改FPGA硬件内部的电路。
AnieaLanie
2022/03/14
1.3K0
Quartus II 18.0软件下载和安装教程
Quartus II 18.0是一款综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。
肉肉软件安装
2022/11/24
2.7K0
Quartus II 18.0软件下载和安装教程
modelsim se 2019.2安装教程
modelsim se 2019是一款在原版本软件功能和性能基础上得到改进以及优化的最新版本HDL语言仿真软件,使其软件功能性更加完善。2019新版本提供全面完善以及高性能的验证功能,全面支持业界广泛的标准;另外相比老版本,仿真速度要快10倍,并且图形用户界面功能强大,所有窗口都会在任何其他窗口中自动更新活动。比如在Structure窗口中选择设计区域会自动更新Source,Signals,Process和Variables窗口。您可以在不离开软件环境的情况下编辑,重新编译和重新模拟,所有用户界面操作都可以编写脚本,模拟可以批量或交互模式运行,是FPGA/ASIC设计的首选仿真软件。
碎碎思
2020/06/29
8.1K0
一周掌握 FPGA VHDL Day 6
今天给大侠带来的是一周掌握 FPGA VHDL Day 6,今天开启第六天,带来VHDL仿真。下面咱们废话就不多说了,一起来看看吧。每日十分钟,坚持下去,量变成质变。
FPGA技术江湖
2020/12/30
6660
【干货】推荐一款FPGA仿真调试鸟枪换炮的工具!
调试FPGA,大家常用的工具主要有以下几种:Quartus,ISE或Vivado ,而仿真工具则常用ModelSim,个别初学者甚至还拿ISE/Vivado或Quartus做过仿真。
网络交换FPGA
2019/10/29
10.4K2
【干货】推荐一款FPGA仿真调试鸟枪换炮的工具!
FPGA零基础学习:Quartus prime 18.0标准版安装和破解过程说明
今天给大侠带来Quartus prime 18.0标准版安装和破解过程说明,附.pdf文档,获取.pdf文档,请在“FPGA技术江湖”公众号内回复“ Quartus prime 18.0标准版安装和破解过程说明文档”,或加QQ纯技术交流群获取,加群方法见最底部“技术江湖广发江湖帖”。话不多说,上货。
FPGA技术江湖
2021/03/12
3.8K0
FPGA零基础学习:Quartus prime 18.0标准版安装和破解过程说明
Quartus II 13.0安装和激活成功教程教程
Quartus II软件是学习FPGA非常重要的软件,下面来介绍一下13.0版本的安装及激活成功教程教程:
全栈程序员站长
2022/11/03
6.5K0
Quartus II 13.0安装和激活成功教程教程
Quartus II 13.1的安装及使用
百度网盘下载链接: https://pan.baidu.com/s/1a9d-bq9RZmWrRV542X4IEA 提取码:ifte 说明: 本链接来自于正点原子官方资料下载
全栈程序员站长
2022/11/03
2.8K0
Quartus II 13.1的安装及使用
System Generator从入门到放弃(五)-Black Box调用HDL代码
System Generator是Xilinx公司进行数字信号处理开发的一种设计工具,它通过将Xilinx开发的一些模块嵌入到Simulink的库中,可以在Simulink中进行定点仿真,可以设置定点信号的类型,这样就可以比较定点仿真与浮点仿真的区别。并且可以生成HDL文件,或者网表,可以在ISE中进行调用。或者直接生成比特流下载文件。能够加快DSP系统的开发进度。
碎碎思
2020/06/29
2.1K0
quartus ii 9.0安装激活成功教程教程_quartusii激活成功教程教程
其实很多时候我们用web版就够了,不用激活成功教程,不要license,很方便, web版链接:https://pan.baidu.com/s/1OSvnko0b_TEEZvQ7EeQB6A 密码:g920
全栈程序员站长
2022/11/04
5.7K0
quartus ii 9.0安装激活成功教程教程_quartusii激活成功教程教程
Origin简单绘图
仿真生成波形之之后,鼠标选中波形,右击—>Send To—>Export,进行csv数据的保存。
全栈程序员站长
2022/09/05
3.2K0
Origin简单绘图
FPGA系统性学习笔记连载_Day2-3开发流程篇之Quartus prime 18.0
本系列为FPGA系统性学习学员学习笔记整理分享,如有学习或者购买开发板意向,可加交流群联系群主。
FPGA技术江湖
2021/03/30
9250
FPGA系统性学习笔记连载_Day2-3开发流程篇之Quartus prime 18.0
【笔记】Altera – Quartus II使用方法——工程创建、Modelsim破解/仿真、Verilog编写、举例(待续)[通俗易懂]
工程路径 =>打开软件 =>新建工程 =>设计输入 =>配置工程 =>分析综合 =>分配引脚 =>编译工程sof =>下载程序
全栈程序员站长
2022/08/31
2.3K0
【笔记】Altera – Quartus II使用方法——工程创建、Modelsim破解/仿真、Verilog编写、举例(待续)[通俗易懂]
ModelSim 使用【四】ModelSim手动仿真
【注】本文为系列教程,使用同一个仿真代码,关注公众号“数字积木”,对话框回复“ modelsim_prj ”,即可获得。这是系列第四篇。
数字积木
2021/04/15
2.4K0
FPGA系统性学习笔记连载_Day2-3开发流程篇之ISE 14.7
连载《叁芯智能fpga设计与研发-第2-3天》 【工程建立、verilog代码编写、分析综合、仿真、程序下载、程序固化】之 ISE 14.7
FPGA技术江湖
2021/03/30
2.6K0
FPGA系统性学习笔记连载_Day2-3开发流程篇之ISE 14.7
推荐阅读
相关推荐
VCS入门教程(一)
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档
本文部分代码块支持一键运行,欢迎体验
本文部分代码块支持一键运行,欢迎体验