Loading [MathJax]/jax/input/TeX/config.js
前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >堆栈式 CMOS、背照式 CMOS 和传统 CMOS 传感器的区别

堆栈式 CMOS、背照式 CMOS 和传统 CMOS 传感器的区别

作者头像
AomanHao
发布于 2022-01-14 01:48:30
发布于 2022-01-14 01:48:30
6.1K0
举报

堆栈式 CMOS、背照式 CMOS 和传统 CMOS 传感器有何区别

光电效应

光电效应的现象是赫兹(频率的单位就是以他命名的)发现的,但是是爱因斯坦正确解释的。简单说,光或某一些电磁波,照射在某些光敏物质会产生电子,这就是光电效应。

这就将光变为了电,光信号的改变会带来电信号的改变,因此,人们利用这个原理,发明了感光元件。

我们熟知的感光元件有两种,一种是CCD,一种是CMOS。早期的CMOS比CCD差的非常多,但随着工艺的发展,现在CMOS的质量已经发生了质的飞跃,并且CMOS价格便宜,功耗性能好。

sensor 结构技术

传统(前照式)CMOS、背照式(Back-illuminated)CMOS、堆叠式(Stacked)CMOS

工艺差异

最大最基础的差别就在于其结构。影响最终成像效果不仅仅靠CMOS,还需要考虑镜头以及拍照算法等。其实并不是越先进的结构也一定更好,这得看用了什么工艺(比如180nm沉浸式光刻还是500nm干刻)和技术(比如索尼“Exmor”每列并列独立的模拟CDS+数模转换+数字CDS的标志性的降噪读出回路)。

优异的工艺和技术可以使得即便不使用更新结构的CMOS,同样拥有更好的量子效率、固有热噪声、增益、满阱电荷、宽容度、灵敏度等关键型指标。在相同技术和工艺下,底大一级的确压死人。人类的进步就是在不断发现问题,解决问题。背照式以及堆栈式CMOS的出现,也是为了解决之前CMOS的种种问题。

传统(前照式)CMOS

对比一下前照式和背照式的横剖对比图示:

传统的CMOS是图中左边的“前照式”结构,一般的CMOS像素都由以下几部分构成:片上透镜(microlenses)、彩色滤光片(On-chip color filters)、金属排线(电路层)、光电二极管(Photodiodes)以及基板。当光线射入像素,经过了片上透镜和彩色滤光片后,先通过金属排线层,最后光线才被光电二极管接收。

微透镜是在每个CMOS的物理像素上的极小的凸透镜,用来汇聚光线。

彩色滤光片能将入射光颜色以RGB的模式分解,我们有时听到的拜耳排列,就是这些滤镜的排列方式。如最经典的RGGB排列等。

金属排线,通常有好几层,主要是传输信号用的。

光电二极管,也就是对于CMOS,真正的发生光电效应的感光部分。

大家都知道金属是不透光的,而且还会反光。所以,在金属排线这层光线就会被部分阻挡和反射掉,由于工艺限制,光在穿过金属电路层后,到达光电二极管时只有70%或更少;而且这反射还有可能串扰旁边的像素,导致颜色失真。(目前中低档的CMOS排线层所用金属是比较廉价的铝(Al),铝对整个可见光波段(380~780nm)基本保持90%左右的反射率。)

背照式(Back-illuminated)CMOS

由于前照式有这些缺点,那么背照式(Back-Illuminated CMOS)的设计就应运而生了。它将电路层放到了光电二极管后面,这样,光线就能直接照到光电二极管上,光线几乎没有阻挡和干扰地就下到光电二极管,光线利用率极高,所以背照式CMOS传感器能更好的利用照射入的光线,在低照度环境下成像质量也就更好了。

背照式CMOS能够具有更高的光线利用效率,这样,在低照度环境下,就具有更高的灵敏度。同时,由于电路不会影响光电二极管接收光线,因此,电路层可以做得更厚,这样就能放置更多的处理电路,这有助于提高信号的处理速度。

相比起普通的前照式传感器,搭载背照式传感器的设备能够在弱光环境下,提高约30%—50%的感光能力,因此能够在弱光下拍摄更高的质量的照片或视频,噪点更小。而更丰富的处理电路,能做更大数据量的原始图像信号处理。

堆叠式(Stacked)CMOS

堆叠式CMOS最先出现在索尼推出的移动终端用CMOS上,堆叠式出现的初衷其实不是为了减少整个镜头模组的体积,这个只是其附带好处而已。

CMOS的制作和CPU的制作类似,需要特殊的光刻机对硅晶圆进行蚀刻,形成像素区域(Pixel Section)和处理回路区域(Circuit Section)。像素区域就是种植像素的地方,而处理回路是另一块整体的控制电路,用来管理这一群像素的电路。

[1]为像素区域 [2]为处理电路

在蚀刻时,会有一个问题,以索尼用于手机等的小CMOS为例,它对于像素区域的制造工艺,可以使用65nm的制程(可简单理解为制造精度),但对于处理电路的区域,65nm的制程是不够的,如果能用45nm的制程制造,那么在处理电路上的晶体管数量就能翻倍,这样,图像从像素处理出来的速度就更快,画质就能更好。但因为在同一片硅片上进行蚀刻,没法使用两个制程来制造。

所以很容易想到,如果将这两个区域分开,像素区域放在一个硅片上,用65nm制程制造,处理电路放在另一个硅片上,用45nm制程制造,再将它们堆叠拼起来,那这个矛盾就解决了。这就是堆栈式CMOS。

[1]为像素区域 [2]为处理电路 [3]为高速缓存

有了堆栈式的结构,我们能在处理电路得到更多的晶体管,拥有更快的速度,因此,原来不容易实现的HDR、升格等,现在变得很常见。读出速度也变得更快,因此果冻效应更小。而且,由于将像素区域和处理电路区域堆叠,像素区域能做得更大。

而且,使用堆栈式能带来一些特殊的技术。如我们常见的拜耳排列大多是RGGB的,画面的亮度是通过亮度方程(Y=0.299R+0.587G+0.114B),由RGB色光的值算出来的。但使用堆栈式技术,人们研究出了一种新的拜耳排列RGBW,其中,RGB对应常见的红绿蓝,W对应白,对亮度感光。这样,传感器的低光感光能力就大大提升。

堆栈式,背照式,前照式,这三个类型是单独的,不存在从属关系。我们可以使用背照式的技术,再用堆栈式的结构,发挥最大优点。

退火

为了提高像素集合光的效率,需要引入光波导管。光波导管的干刻过程中,硅晶圆和像素区域会有损伤,此时则要进行一个叫做“退火(annealing process)”的热处理步骤,让硅晶圆和像素区域从损伤中恢复回来,这时候需要将整块CMOS加热。好了,问题来了,这么一热,同在一块晶圆上的处理回路肯定有一定的损伤了,原先已经“打造”好了的电容电阻值,经过退火后肯定改变了,这种损伤必定会对电信号读出有一定影响。这么一来,处理回路躺着都中枪,像素区域的“退火”是必须的。

还有一个问题,索尼目前建有的移动终端用CMOS的制程是65纳米干刻,这个65纳米的工艺对于CMOS的像素区域的“种植”是完全足够的。但是处理回路区域的“打造”,65纳米是不够的,如果能有30纳米(实际提升至45nm制程)的工艺去打造电路,那么处理回路上的晶体管数量就几乎翻番,其对像素区域的“调教”也就会有质的飞跃,画质肯定相应变好。但因为是在同一块晶圆上制作,像素和回路区域需要在同一个制程下制作。处理回路:“怎么吃亏的总是我!” 如此鱼和熊掌不可兼得的事情,假如解决了多好!于是索尼的工程师打起了晶圆的基板 (BOSS登场)的主意。先来看这张结构图。原来处理回路是和像素区域在同一块晶圆上打造的。

那么不妨把处理回路放到那里去?

首先利用SOI和基板的热传导系数差异,通过加热将两者分开。 像素区域放到65纳米制程的机器上做,处理回路则放到制程更高(45nm)的机器上做。 然后在拼在一起,堆栈式CMOS也就这样诞生了。上边遇到的两个问题: ①像素“退火”时回路区域躺着中枪。 ②在同一块晶圆上制作时的制程限制。均迎刃而解! 堆叠式不仅继承了背照式的优点(像素区域依然是背照式),还克服了其在制作上的限制与缺陷。由于处理回路的改善和进步,摄像头也将能提供更多的功能,比如说硬件HDR,慢动作拍摄等等。像素与处理回路分家的同时,摄像头的体积也会变得更小,但功能和性能却不减,反而更佳。像素区域(CMOS的尺寸)可以相应地增大,用来种植更多或者更大的像素。处理回路也会的到相应的优化(最重要不会在“退火”中枪了)。

参考:https://www.zhihu.com/question/23295693/answer/30214135 https://www.bilibili.com/read/cv5310048/

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2020 年 07 月,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
当像素缩放遇上超广角:三星的自适应超表面微透镜技术破解CMOS传感器像差难题
      移动相机对高分辨率CMOS图像传感器的需求推动像素尺寸向亚微米级缩放。微透镜(ML)阵列在收集光子和相位检测自动对焦(PDAF)中起关键作用,但其性能随ML尺寸接近可见光波长而下降。在超广角图像传感器中,ML像差和入射光角度增大使这一问题更严重。本工作提出超表面微透镜(MML)替代传统球形ML,采用自适应设计匹配整个图像传感器上变化的主光线角度(CRA)。本工作在0.5 μm像素原型上实现了该MML,实现了自动对焦对比度提升35%,子色彩通道差异改善49%,且无量子效率损失。
光芯
2025/06/21
520
当像素缩放遇上超广角:三星的自适应超表面微透镜技术破解CMOS传感器像差难题
3D集成的平民化路径:基于芯片级减薄、后通孔TSV与Meta bonding的低成本原型方案
原文链接:https://xplorestaging.ieee.org/document/11007580
光芯
2025/06/19
890
3D集成的平民化路径:基于芯片级减薄、后通孔TSV与Meta bonding的低成本原型方案
CMOS图像传感器基础知识和参数理解「建议收藏」
CMOS图像传感器的工作原理:每一个 CMOS 像素都包括感光二极管(Photodiode)、浮动式扩散层(Floating diffusion layer)、传输电极门 (Transfer gate)、起放大作用的MOSFET、起像素选择开关作用的M0SFET.在 CMOS 的曝光阶段,感光二极管完成光电转换,产生信号电荷,曝光结束后,传输电极门打开,信号电荷被传送到浮动式扩散层,由起放大作用的MOSFET电极门来拾取,电荷信号转换为电压信号。所以这样的 CMOS 也就完成了光电转换、电荷电压转换、模拟数字转换的三大作用,通过它我们就能把光信号转化为电信号,最终得到数字信号被计算机读取,这样,我们就已经拥有了记录光线明暗的能力,但这还不够,因为我们需要色彩。现代彩色CMOS 的原理也很简单,直接在黑白图像传感器的基础上增加色彩滤波阵列(CFA),从而实现从黑白到彩色的成像。很著名的一种设计就是Bayer CFA(拜耳色彩滤波阵列)。一个很有趣的事就是,我们用来记录光影的 CMOS, 和我们用来输出光影的显示器,原理也刚好是向相反的,CMOS 把光转化为电信号最后以数字格式记录,显示器把解码的数字格式从电信号重新转化为光。光电之间的转换也就构成了我们人类数字影像的基础。
全栈程序员站长
2022/08/30
4.3K0
CMOS图像传感器基础知识和参数理解「建议收藏」
IEDM 2024:台积电的硅光(高性能工艺平台、CPO、光计算) 进展(一)
台积电在IEDM 2024会议上有好多论文,其中硅光的也有好几篇,看了之后还是很震撼的。
光芯
2025/04/08
3360
IEDM 2024:台积电的硅光(高性能工艺平台、CPO、光计算) 进展(一)
CMOS 图像传感器简介
图像传感器是数字成像系统的主要构建块之一,对整个系统性能有很大影响。两种主要类型的图像传感器是电荷耦合器件 (CCD) 和 CMOS 成像器。在本文中,我们将了解 CMOS 图像传感器的基础知识。
FPGA开源工作室
2021/09/18
2.2K0
CMOS 图像传感器简介
终于有人把CMOS、SOI和FinFET技术史梳理清楚了
1958年,第一个集成电路触发器是在德州仪器由两个晶体管构建而成。而今天的芯片包含超过10亿个晶体管,这种增长的规模来自于晶体管的不断缩小以及硅制造工艺的改进。
网络交换FPGA
2019/10/29
29.6K0
终于有人把CMOS、SOI和FinFET技术史梳理清楚了
PDAF原理简介_pfc电路工作原理图
原理:是在感光芯片上预留出一些规律性对称的遮蔽像素点,专门用来进行相位检测,通过像素之间的距离及变化来决定对焦的偏移量即相位差(PD值)从而实现快速对焦。
全栈程序员站长
2022/10/04
2K0
PDAF原理简介_pfc电路工作原理图
数字成像系统概述
当你打开手机准备拍照,镜头(Lens)会首先把被摄景物投影在图像传感器(Sensor)上,与此同时,影像处理器(ISP)会通过测光、测距算出合适的参数并指示镜头对焦,随着你按下拍照键,图像传感器(Sensor)会完成一次曝光,并通过影像处理器(ISP)变成图片,再经手机应用的后期处理,最终呈现在屏幕上。
雪月清
2020/09/01
1.7K0
数字成像系统概述
Camera CMOS工作原理
我们都知道有两种半导体图像传感器器件:CMOS Sensor和CCD Sensor,在目前的消费电子领域普遍使用的都是CMOS图像传感器,因此本节只介绍CMOS图像传感器的基础知识。
小驰行动派
2021/05/18
2K0
Camera CMOS工作原理
Sony:单颗CIS芯片同时实现高分辨率彩色图像采集+iTOF测距
本人对CIS图像传感器的专业知识了解得不多,老本行还是光通信,写得不对请见谅。个人只是觉得CIS领域也挺有意思的,这几年的一些趋势似乎也是各种专用芯片的解耦(Sensor,storage, readout,processing等)和多芯片多晶圆堆叠/先进封装来继续提升性能,而今天分享的这篇索尼在IEDM2024上边的工作,则是通过有机光敏晶体管做可见光图像传感+硅像素做近红外测距的双层像素堆叠,在不影响原有RGB成像性能的前提下,实现了NIR波段iTOF的无缝融合(无色差无混色的同步信息采集)。
光芯
2025/04/08
2070
Sony:单颗CIS芯片同时实现高分辨率彩色图像采集+iTOF测距
图像传感器的这9个知识点,你都懂吗?
典型图像传感器的核心是CCD单元(charge-coupled device,电荷耦合器件)或标准CMOS单元(complementary meta-oxide semiconductor,互补金属氧化物半导体)。CCD和CMOS传感器具有类似的特性,它们被广泛应用于商业摄像机上。
小白学视觉
2020/07/10
9230
可用于7埃米节点,imec首次展示功能性单片CFET器件
当地时间6月18日,imec(比利时微电子研究中心)通过官网宣布,在本周举行的 2024 年 IEEE VLSI 技术与电路研讨会 (2024 VLSI) 上, imec 首次展示了具有堆叠底部和顶部源/漏极触点的功能性单片CMOS CFET 器件。虽然结果是从正面图案化两个触点获得的,但 imec 还展示了将底部触点形成移至晶圆背面的可行性——将顶部器件的存活率从 11% 显著提高到 79%。
芯智讯
2024/07/02
1270
可用于7埃米节点,imec首次展示功能性单片CFET器件
CPU是如何制造出来的(附高清全程图解)
CPU是现代计算机的核心部件,又称为“微处理器”。对于PC而言,CPU的规格与频率常常被用来作为衡量一台电脑性能强弱重要指标。Intelx86架构已经经历了二十多个年头,而x86架构的CPU对我们大多数人的工作、生活影响颇为深远。
刘盼
2021/04/29
2.3K0
CPU是如何制造出来的(附高清全程图解)
2. 从入射光到JPEG相片-数码相机内部的秘密
虽然你可能拥有不止一个相机,而且现在用手机也能拍出精彩的照片,但你肯定也曾困惑过,为什么数码相机(单反),包括手机,可以拍出精彩的照片,它们跟传统的照相机到底区别在哪里?其实我自己也曾很困惑。我依稀记得我大学期间使用的相机都还是胶卷式的,怎么突然满大街都是数码相机和手机,人们甚至已经习惯了用手机来拍照,连数码相机都要被淘汰掉了似的。科技实在是进步得太快了。
HawkWang
2020/04/21
1.3K0
2. 从入射光到JPEG相片-数码相机内部的秘密
ISP基础(0y):图像传感器
Samsung(三星)、OmniVision(OV 美国)、SONY(索尼)、SK Hynix(海力士)、Aptina(拆分与美光公司 美国)、ST Micro(意法半导体)、Toshiba(东芝)、格科微(中国)
233333
2020/11/11
1.4K0
ISP基础(0y):图像传感器
晶体管救命稻草来了:3D堆叠CMOS,摩尔定律又续10年?
---- 新智元报道   编辑:David 桃子 【新智元导读】3D堆叠CMOS将是把摩尔定律延伸到下一个十年的关键。 晶体管,被誉为「20世纪最伟大的发明」。 它的出现为集成电路、微处理器以及计算机内存的产生奠定了基础。 1965年,「摩尔定律」的提出成为半导体行业几十年来的金科玉律。 它表明,每隔 18~24 个月,封装在微芯片上的晶体管数量便会增加一倍,芯片的性能也会随之翻一番。 然而,随着新工艺节点的不断推出,晶体管中原子的数量已经越来越少,种种物理极限制约着摩尔定律的进一步发展。 甚至有
新智元
2022/08/26
5090
晶体管救命稻草来了:3D堆叠CMOS,摩尔定律又续10年?
CCD传感器成像、尺寸、曝光时间「建议收藏」
参考博主@机器视觉001的博文 https://blog.csdn.net/liubing8609/article/details/78254703
全栈程序员站长
2022/09/05
3.6K0
Nature新研究:摄像头是天生的神经网络,速度超越传统方法千倍
作为各家厂商比拼的重点,今天手机上的摄像头已经做到了一亿像素,而摄像头感光器件也是典型的半导体芯片,本质是二极管,这类精密的结构用来做神经网络运算效果如何?最新一期《自然》杂志上的研究告诉我们:速度是传统处理方法的上千倍。
机器之心
2020/03/11
4730
IMEC:300mm硅光平台的64Gb/s O波段GeSi电吸收调制器EAM
IMEC最近在JLT发了个文章,介绍了他们在300 mm硅光平台上的O波段GeSi QCSE EAM的进展。高速EAM是CPO/OIO调制方案的一个重要选项,比MZ小,带宽密度大,比微环稳定,控制简单。但目前做得比较好的单次外延GeSi EAM都只能工作在L波段,与短距O波段标准不兼容,而通过多层堆叠的Ge/GeSi多量子阱结构,利用量子斯塔克效应实现光吸收边带实现强烈的光谱漂移,可以实现工作在O波段的GeSi EAM,但技术难度也挺大的。
光芯
2025/04/08
1420
IMEC:300mm硅光平台的64Gb/s O波段GeSi电吸收调制器EAM
台积电3nm工艺细节曝光,3nm良率或高达80%!
2023年1月3日消息,据Semiwiki报道,台积电在 2022 年 IEDM 上发表了两篇关于 3nm 的论文:“关键工艺特性可实现3nm CMOS及更高技术的激进接触栅极间距缩放”和“3nm CMOS FinFlex为移动SOC和高性能计算应用提供增强的能效和性能的平台技术”。
芯智讯
2023/02/09
8570
推荐阅读
相关推荐
当像素缩放遇上超广角:三星的自适应超表面微透镜技术破解CMOS传感器像差难题
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档