Loading [MathJax]/jax/input/TeX/config.js
首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >直播电商构建了新生态,但未来仍存痛点

直播电商构建了新生态,但未来仍存痛点

原创
作者头像
用户6132544
修改于 2020-11-02 09:45:26
修改于 2020-11-02 09:45:26
6100
举报

配图来自Canva可画

今年罗永浩着实火了一把,前不久在综艺《脱口秀大会》总决赛上,老罗公开表示,自己此前欠的6亿元债务已还了4亿元,剩下的2个亿大概一年就可以还清。除了卖掉手机团队和相关知识产权的1.8亿和一些小型活动以外,直播带货时老罗收入的更主要来源。

也许是老罗的带货能力受到认可,最近做电缆生意的企业也瞄上了老罗。尚纬股份10月26日晚公告称,公司筹划重组事项,拟收购成都星空野望科技有限公司现有股东所持35%-51%股权,而星空野望正好是老罗直播电商业务主要运营主体。

两个八竿子打不着的企业即将跨界合作,外界对于这件事也有很多猜测,无非是尚纬股份想要进军直播赛道,亦或是星空野望想要借壳上市。然而无论最终筹划的结果是什么,毋容置疑的是,直播电商这个风口正在被越来越多的人盯上。

万亿的直播电商市场

今年直播带货呈现出爆发式增长。10月中旬,毕马威联合阿里研究院发布《迈向万亿市场的直播电商》报告中有专家研究后指出,今年直播电商整体规模将达10500亿元,直播电商将进入万亿时代。

直播带货给商家带来销量、获客、产品推广等多重效益,超70%商家通过直播提升了产品销量,超66%的商家通过直播获得了新客户,近60%的商家通过直播推广了产品和服务,直播带货无疑拉动了电商行业的发展。

一时间,众多互联网平台都在向直播间迈进,带货的形式也多种多样。只有你想不到的,没有他们做不到的。而在平台纷纷抢跑的时候,除了许多大大小小的主播也被孵化,还有自带流量的明星们也来横插一脚,都不想放过这个拥有暴利的市场。

2020年全国上下掀起了一场直播带货热潮,盘子越做越大,直播带货的模式也逐渐在整个电商体系中占据更加重要的地位。伴随着今年双11的临近,直播将逐步渗透至电商的各个领域,成为双十一购物节的最大增量。

从“双11”全球狂欢季各个平台的动作来看,10月19日,京东“双11”促销活动拉开了序幕,今年也将持续打造品质化直播内容;10月20日晚,仅薇娅、李佳琦的直播间就有近3亿人次熬夜拼抢;拼多多、唯品会等电商平台也将直播列为重点。

直播带货能够及时适应大众的消费习惯和需求,通过轻松的互动和专业的营销增强用户的参与感和信任感,在附加上大额的优惠,直播带货的转化率一直居高不下。不难看出,直播带货已经变成新时代最重要的营销工具之一。

直播电商正在构建新生态

很多人觉得直播带货的窗口期会很短,它只是一个可以帮助商家实现增量的营销工具。然而在互联网的红利和疫情的催生下,它逐渐衍生出许多新的生态,也不断在构建自己的价值链。而在新生态的构建过程中,直播带货也打开了一片更大的市场。

直播带货并不只是电商平台们的专利。疫情伊始,携程的CEO梁建章cos各种人物开启了直播自救之路。截至9月底,以“BOSS直播”领衔的携程直播体系累计创造超过17亿元的交易额,观看人数超过1亿人次。在取得不错的成绩后,许多在线旅游平台也纷纷效仿。

不难看出,直播确实帮助携程开启了与用户互动、并使用户重燃旅行热情的新途径,给携程带来了意料之外的增收,也让在线旅游平台开启了另类的营销方向。在这样的新生态带货模式下,将会有更大的消费空间被释放,一定程度上也有利于促进旅游业的回暖。

除此以外,各行各业、各个角色都在直播市场上挖掘着新的可能性,直播带货的边界不断被拓宽。

在前不久的丰收季,许多平台都纷纷调动自己的流量,以产地直播的方式去帮助农民卖货,切实帮助农户农企提升销量。直播赋能助农项目的开展,不仅可以拓宽农产品的销售渠道,还可以通过更人性化的互联网营销方式,多方面助力农产品销售。

另外,在直播带货不断拓展的情况下,出现了大量的直播MCN机构。根据艾媒咨询发布的行业分析显示,2017年国内MCN机构仅为1700家,预计2020年MCN机构数量将达到28000家,这样的爆发增长也催生出了许多岗位,比如主播、运营、选品等,间接带动了国内就业。

由此可见,直播带货已经不仅仅只是用来营销和推广,其社会价值也逐渐在被挖掘,形成一种新的生态。随着直播旅游、直播助农、直播MCN机构的出现,整个电商赛道正在不断加速发展。

赛道格局愈发明朗

在整个直播电商赛道加速发展,向更加多元生态的转变过程中,行业格局也逐渐清晰。

未来淘宝仍然稳坐电商直播的龙头地位,无论是流量、商家、用户、头部主播等方面都占据绝对的优势,而抖音快手这两个拥有大量流量和主播的平台在一直在直播带货方面布局。前不久快手一跃成为电商第四级;字节跳动也拿到了支付牌照,为抖音的电商业务持续加码。

由此可见,目前直播电商赛道将形成一超双雄的局面,快手和抖音由于自身在电商供应链方面的缺陷暂居第二阶梯。然而等到他们补足短板,势必会向淘宝的龙头地位发出挑战,未来形成三足鼎立的局面也难说。

除此以外,苏宁、京东、拼多多等电商平台也在跟进电商直播,蘑菇街、小红书也正在从自己擅长的领域方面继续追赶。这么一来,互联网巨头们就占据了绝大部分的直播电商市场,并且呈现出遍地开花的现象,整个行业有着意外充沛的活力。

但是任何一种事物发展到一定程度势必就会出现停滞或下滑,“盛极必衰”是一条市场规则,几乎适用于任何场景和任何环境。在行业发展中,上升速度过快或短期内上升太多,都会给未来发展埋下一定的隐患,这一道理同样适用于直播电商领域。

直播电商痛点犹在

随着直播电商行业的发展,消费者的新鲜感与好奇感也在逐渐褪去,对于商品的需求也在不断提高,由此新的问题也日益凸显出来,直播带货带来红利的同时也面临不少行业痛点。

首先,从主播来看,目前直播行业从业人员达到千万,在此基础上仍然不断增长,而这也就导致了主播太多,观众不够用的局面。并且因为头部主播拥有全品类供应链的强势议价权,使得观众大多掌握在头部主播手中,头部主播一旦开播就会抢走平台将近70%的流量,分给中小主播的寥寥无几。

其次,由于监管的问题,许多中小主播的商品质量存在很大问题,影响了观众的购物体验。也拉低了消费者对直播带货的信任度。中消协调查报告显示,将近37.3%的消费者在直播购物中遇到过消费问题,这已经远远超过其他购物方式了。

另外,在直播的刺激下,消费者在短时间内就需要作出消费选择,无法货比三家,极其容易在冲动消费下买到不喜欢的商品。这使得直播结束之后因为后悔而发生的退款行为频频发生,对商家的实际利益并没有过多的帮助。

最后是流量方面的困境。对于电商行业来说,流量红利已经到头,流量的高速增长已经很难实现。这么一来,平台之间相互重合的流量范围将会越来越大,加剧了平台之间对于流量的抢夺,也抬高了流量的获取成本。

总体来说,无论是平台、主播、商家,想要继续追赶风口,就必须在千篇一律的模式中寻找出自己的核心竞争力,比如稳定的流量、物美价廉的货源、独特的细分领域等。未来只有在风口中正确的认识优化自身,才能在竞争中迎风前进。

但是对于整个直播电商领域来说,想持续火热下去,需要的是从业者的共同努力,而不是一拥而上,瓜分资本。

文/新零售外参记者张文瑜,公众号ID:xlswaican

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
如何从零开始设计一颗芯片?
在各方助力下,集成电路成了时代热点,有大量文章在写芯片设计之复杂之困难,本文从EDA使用角度捋一遍芯片设计流程。
老秃胖驴
2019/08/06
2.5K0
如何从零开始设计一颗芯片?
数字IC设计 | 入门到放弃指南
Verilog语言与软件语言最大的区别就是,因为它是用于描述电路的,因此它的写法是非常固定的,因为电路的变化是非常有限的。学习Verilog的时候,很多时候我们并不是在学习这门语言本身,而是学习其对应的电路特征,以及如何对这个电路进行描述。如果心中没有电路,那么你是不可能写好Verilog的。
数字芯片社区
2022/04/06
2.7K0
数字IC设计 | 入门到放弃指南
1数字电路设计流程与SOC芯片架构图
产品要解决什么问题,预测未来3-5年的走势和趋向,确保芯片是有卖点和前瞻性,面向未来。
全栈程序员站长
2022/10/04
1.2K0
1数字电路设计流程与SOC芯片架构图
为什么EDA软件对芯片设计如此重要?
对于系统厂商而言,如果说芯片是子弹,是粮食的话,那么芯片EDA工具则是制造子弹,加工粮食的工具,其重要性可见一斑。
数字芯片社区
2020/07/15
1.6K0
为什么EDA软件对芯片设计如此重要?
从EDA 使用,捋数字芯片设计实现流程 | 验证
接着《从EDA 使用,捋数字芯片设计实现流程 | 上》捋,实际项目中验证跟综合从RTL coding 开始就会交叉进行,反复迭代。
老秃胖驴
2019/07/05
2.7K0
从EDA 使用,捋数字芯片设计实现流程 | 验证
芯片设计中的ECO是什么?
如标题所写,我们今天聊一聊IC设计种的ECO。在展开关于ECO的概念之前,我们先大致捋下数字IC设计的流程,有助于我们后面的讨论。
数字芯片社区
2021/10/22
37K0
芯片设计中的ECO是什么?
数字IC设计知识结构
IC就是半导体元件产品的统称,IC按功能可分为:数字IC、模拟IC、微波IC及其他IC。数字IC就是传递、加工、处理数字信号的IC,是近年来应用最广、发展最快的IC品种,可分为通用数字IC和专用数字IC。
FPGA探索者
2021/07/09
2.2K0
数字IC设计知识结构
从EDA 使用,捋数字芯片设计实现流程 | 上
在各方助力下,集成电路成了时代热点,有大量文章在写芯片设计之复杂之困难,老驴打算从EDA 使用角度捋一遍芯片设计流程。在老驴画出第一副图之后,发现熟知的只有数字电路部分的一小段,对系统、软件及上层应用完全无知,只能归类为Others. 
老秃胖驴
2019/06/25
1.8K0
从EDA 使用,捋数字芯片设计实现流程 | 上
一文懂 | 数字实现流程各步骤的输入输出
应某友人要求,写一篇总结数字电路实现流程各个步骤的输入输出文件都有哪些。本文所有输入输出都基于Cadence 数字实现工具,其他厂家对应工具需要的输入文件也都大同小异,驴只补充所知道的一些小异,未补充的不代表没有,只代表驴不知。通常在项目起始就需要跟各家vendor 搜集输入数据,故每一步将所涉及到的tech file 单独列出,因为所涉及文件种类巨多,难免遗漏错误,恳请广大驴友补充更正。
老秃胖驴
2019/07/30
1.4K0
一文懂 | 数字实现流程各步骤的输入输出
形式验证与formality基本流程
Guidance > Reference > Implementation > Setup > Match > Verify >Debug
数字芯片社区
2021/11/15
2.3K0
形式验证与formality基本流程
数字IC前端设计流程及工具【RTL设计+功能仿真】【综合】【DFT】【形式验证】【STA静态时序分析】
请说明 IC 前端整合(RTL To Netlist)所包含的流程,并简要说明一下 Synthesis 的主要任务,以及 Synthesis 的输入和输出。
FPGA探索者
2021/04/29
5.6K0
数字IC前端设计流程及工具【RTL设计+功能仿真】【综合】【DFT】【形式验证】【STA静态时序分析】
FPGA&ASIC基本开发流程
这整个流程称为RTL2GDSII,利用GDSII来生产芯片的过程称作流片(Tapeout),以上是一个Fabless公司的简易设计流程,最后将GDSII送至Foundry生产芯片。
NingHeChuan
2018/10/11
1K0
FPGA&ASIC基本开发流程
DC入门筛选出来的好资料(官方,详细,系统)——Student Guide + Lab Guide + Lab
  · System Creation(系统生成)   · System Verification and Analysis(系统验证与分析)   · Design Planning(设计规划)   · Physical Synthesis(物理综合)   · Design for Manufacturing(可制造设计)   · Design for Verification(可验证设计)   · Test Automation(自动化测试)   · Deep Submicron, Signal and Layout Integrity(深亚微米技术、信号与规划完整性技术)   · Intellectual Property and Design Reuse Technology(IP 核与设计重用技术)   · Standard and Custom Block Design(标准和定制模块设计)   · Chip Assembly(芯片集成)   · Final Verification(最终验证)   · Fabrication and Packaging(制造与封装设计工具)   · Technology CAD(TCAD)(工艺计算机辅助设计技术) 主要包括以下工具: 1.VCS( verilog compiled simulator )   VCS是编译型Verilog模拟器,它完全支持OVI标准的Verilog HDL语言、PLI和SDF。 VCS具有目前行业中最高的模拟性能,其出色的内存管理能力足以支持千万门级的ASIC设计,而其模拟精度也完全满足深亚微米ASIC Sign-Off的要求。VCS结合了节拍式算法和事件驱动算法,具有高性能、大规模和高精度的特点,适用于从行为级、RTL到Sign-Off等各个阶段。VCS已经将CoverMeter中所有的覆盖率测试功能集成,并提供VeraLite、CycleC等智能验证方法。VCS和Scirocco也支持混合语言仿真。VCS和Scirocco都集成了Virsim图形用户界面,它提供了对模拟结果的交互和后处理分析。VCS 2009.12 Linux 验证库建立在经实践验证的DesignWare验证IP的基准上,并添加了对Synopsys的参考验证方法学(RVM)和本征测试平台的支持,能够实现覆盖率驱动的测试平台方法学,而且其运行时间性能提高了5倍。 VCS 2009.12 Linux 验证库是业界范围最广的基于标准的验证IP产品组合,可以方便地集成到Verilog、SystmVerilog、VHDL和Openvera的测试平台中,用于生成总线通信以及协议违反检查。监测器提供了综合全面的报告,显示了对总线通信协议的功能覆盖率。VCS验证库的验证IP也包含在DesignWare库中,或作为独立的套件购买。主要优势:   ● 业界范围最广的IP产品组合;   ● 采用VCS & Pioneer NTB时,仿真性能有显著的提高;   ● 可充分进行配置,达成对测试的更好控制和更快的开发测试易于使用的界面,并且提供测试平台示例,加快学习速度,并加速测试平台的开发过。 2.DC( Design Compiler )   Design Compiler为Synopsys公司逻辑合成工具。DC得到全球60多个半导体厂商、380多个工艺库的支持。据最新Dataquest的统计,Synopsys的逻辑综合工具占据91%的市场份额。DC是十多年来工业界标准的逻辑综合工具,也是Synopsys最核心的产品。它使IC设计者在最短的时间内最佳的利用硅片完成设计。它根据设计描述和约束条件并针对特定的工艺库自动综合出一个优化的门级电路。它可以接受多种输入格式,如硬件描述语言、原理图和网表等,并产生多种性能报告,在缩短设计时间的同时提高设计性能。Synopsys发布的最新版Design Compiler综合解决方案--Design Compiler。新版本扩展了拓扑技术,以加速采用先进低功耗和测试技术的设计收敛,帮助设计人员提高生产效率和IC性能。拓扑技术可帮助设计人员正确评估芯片在综合过程中的功耗,在设计早期解决所有功耗问题。此外,还支持Design Compiler中新的测试压缩技术,在实现高质量测试的同时,减少测试时间和测试数据量超过100倍,并减少后续物理实现阶段由于测试电路带来的可能的布线拥塞。 新的Design Compiler采用了多项创新综合技术,如自适应retiming和功耗驱动门控时钟,性能较以前版本平均提高8%,面积减少4%,功耗降低5%。此外,Synopsys Formality等效检测解决方案得到了增强,能够独立、彻底地验证这些技术,因此设计者无需舍去验证就可以实现更高的性能。 美国加利福尼亚州山景城,2010年4月6日--全球领先的半导体设计、验证和制造
碎碎思
2020/06/30
3K0
详解ASIC设计流程
参考资料[1]博客首页[2]还记得去年应届生秋招,出身于FPGA的同学大多数都去找了IC前端设计的工作,由于都是逻辑设计,都是相通的,倒是没有什么问题,但对于IC的基础知识还是有必要了解一二。今天所讲的主题是ASIC设计流程,据回忆,这是笔试出场率很高的一个问题。且从我个人的经验来看,能清晰了解这一个完整过程的人寥寥无几。这里参考中外文以及互联网资料,写一篇ASIC设计流程文章供大家参考,文中有不妥之处,还望批评指正,谢谢!
Reborn Lee
2020/06/29
1.9K0
SoC设计流程关键技术及应用案例
SoC设计是高度复杂的多学科交叉领域,它要求设计师具备深厚的硬件知识、软件能力以及对系统级需求的深刻理解。随着摩尔定律的推进,SoC的设计难度和成本也在不断攀升。因此,选择合适的工具和技术至关重要。
用户7353950
2024/11/23
3450
SoC设计流程关键技术及应用案例
基于INNOVUS平台的云端训练AI芯片设计
近年来,随着人工智能技术开始广泛应用,大规模和超大规模逻辑复杂的人工智能(Artificial Intelligence)芯片设计需求日渐增加,后端物理实现在布局布线方面的挑战也随之而来。由于复杂的数据交互给传统的后端宏单元布局规划工作带来很大的挑战。在宏单元的摆放,绕线阻塞的评估和低功耗的实现等方面的难度越来越大,需要增加迭代次数来寻求最优方案,从而需要较长的设计周期。为了满足市场应用的需求,如何提高设计效率就成为AI芯片设计的一个重要课题。
老秃胖驴
2019/10/15
3.1K0
基于INNOVUS平台的云端训练AI芯片设计
一线工程师如何看待《没了美国的EDA软件,我们就不能做芯片了》
这些天看了不少讲国内EDA情况的帖子,有客观的也有极其离谱的,作为一名从业十余年的芯片设计工程师,我以一线从业者的角度来谈谈我们在实际工作中的EDA软件使用情况究竟是怎样的。
镁客网
2020/05/27
1.6K0
ASIC 数字设计:概述和开发流程
集成电路是由硅晶圆(wafer)切割出来的芯片(die)组成的。每个晶圆可以切割出数百个芯片。
tech life
2023/09/01
1.3K1
ASIC 数字设计:概述和开发流程
5个步骤带你入门FPGA设计流程
导读:最近几年,FPGA越来越火。微软甚至曾表示要数据中心里,使用FPGA“代替”CPU。FPGA英文全称是Field Programmable Gate Array,即现场可编程门阵列。本文就为你科普一下FPGA的一般设计流程。
IT阅读排行榜
2021/05/06
1.3K0
谷歌6小时光速设计芯片?别被标题党骗了
首先要确定项目需求,这个阶段主要工作室规划芯片的功能以及各项指标,接着进行系统级别的设计,对芯片的各个子模块进行建模,然后进入具体的设计流程,分为前端和后端,前端主要包括RTL设计与验证,硬件仿真验证,DFT还有电路综合,后端流程中主要包括版图设计、物理验证、版图后仿真等等,直到最后的GDS
空白的贝塔
2021/07/16
4180
推荐阅读
相关推荐
如何从零开始设计一颗芯片?
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档