首页
学习
活动
专区
圈层
工具
发布
社区首页 >专栏 >2020大疆数字IC校招笔试题(3)——CMOS 反相器

2020大疆数字IC校招笔试题(3)——CMOS 反相器

作者头像
FPGA探索者
发布2021-05-26 12:14:14
发布2021-05-26 12:14:14
6770
举报
文章被收录于专栏:FPGA探索者FPGA探索者

(大疆2020数字IC)

如下图,一个高速接口的端口电路示意图,要求D端发送数字0/1, DQ端收到相同的数字0/1. VREF电压为比较器数字输出0/1的判决电压。

(1)S1断开时,DQ端VREF电压需设置为?

(2)S1连通时,DQ端VREF电压需设置为?

(3)驱动端发送0时功耗较低,这句话是否正确?为什么?

备注:VREF电压是AD比较器判0或1的基准参考电压

答案:

(1)S1 断开时:

若 D 为 1,Q 端电压为 VDDQ,VREF 小于 VDDQ;

若 D 为 0,Q 端的电压为 0,VREF 要大于 0,因此 0<VREF<VDDQ;

(2)S1 连通时:

若 D 为 1,Q 端电压为 VDDQ /3 ;

若 D 为 0,Q 端的电压为 0,因此 0<VREF<VDDQ/3 。

(3)驱动端为 0 时,NMOS 管导通,反相器输出接地,电阻上没有电流,因此功耗较低。

解析:

对于图中的表示方法,可以看下图最后两幅图,NMOS和PMOS。

等效电路如下图所示:

S1断开时,相当于直接经过上拉电阻80欧姆输出;

S1闭合时,有 40 欧姆分压;

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2021-05-24,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 FPGA探索者 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • (大疆2020数字IC)
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档