首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >DDR3内存参数

DDR3内存参数

作者头像
py3study
发布于 2020-01-07 03:12:19
发布于 2020-01-07 03:12:19
3.1K0
举报
文章被收录于专栏:python3python3

[url]http://diy.pconline.com.cn/cpu/reviews/0706/1029812_11.html[/url]

我们先来看一看技术规格对比表,从表中可以看到DDR3内存相对于DDR2内存,其实只是规格上的提高,并没有真正的全面换代的新架构。

DDR1

DDR2

DDR3

电压 VDD/VDDQ

2.5V/2.5V

1.8V/1.8V(+/-0.1)

1.5V/1.5V(+/-0.075)

I/O接口

SSTL_25

SSTL_18

SSTL_15

数据传输率(Mbps)

200~400

400~800

800~2000

容量标准

64M~1G

256M~4G

512M~8G

Memory Latency(ns)

15~20

10~20

10~15

CL值

1.5/2/2.5/3

3/4/5/6

5/6/7/8

预取设计(Bit)

2

4

8

逻辑Bank数量

2/4

4/8

8/16

突发长度

2/4/8

4/8

8

封装

TSOP

FBGA

FBGA

引脚标准

184Pin DIMM

240Pin DIMM

240Pin DIMM

  1、逻辑Bank数量

  DDR2 SDRAM中有4Bank和8Bank的设计,目的就是为了应对未来大容量芯片的需求。而DDR3很可能将从2Gb容量起步,因此起始的逻辑Bank就是8个,另外还为未来的16个逻辑Bank做好了准备。

  2、封装(Packages)

  DDR3由于新增了一些功能,所以在引脚方面会有所增加,8bit芯片采用78球FBGA封装,16bit芯片采用96球FBGA封装,而DDR2则有60/68/84球FBGA封装三种规格。并且DDR3必须是绿色封装,不能含有任何有害物质。

  3、突发长度(BL,Burst Length)

  由于DDR3的预取为8bit,所以突发传输周期(BL,Burst Length)也固定为8,而对于DDR2和早期的DDR架构的系统,BL=4也是常用的,DDR3为此增加了一个4-bit Burst Chop(突发突变)模式,即由一个BL=4的读取操作加上一个BL=4的写入操作来合成一个BL=8的数据突发传输,届时可通过A12地址线来控制这一突发模式。而且需要指出的是,任何突发中断操作都将在DDR3内存中予以禁止,且不予支持,取而代之的是更灵活的突发传输控制(如4bit顺序突发)。

  4、寻址时序(Timing)

  就像DDR2从DDR转变而来后延迟周期数增加一样,DDR3的CL周期也将比DDR2有所提高。DDR2的CL范围一般在2至5之间,而DDR3则在5至11之间,且附加延迟(AL)的设计也有所变化。DDR2时AL的范围是0至4,而DDR3时AL有三种选项,分别是0、CL-1和CL-2。另外,DDR3还新增加了一个时序参数——写入延迟(CWD),这一参数将根据具体的工作频率而定。

DDR3内存优势何在

  DDR3除了拥有更高的内存带宽外,其实在延迟值方面也是有提升的。不少消费者均被CAS延迟值数值所误导,认为DDR3内存的延迟表现将不及DDR2。但相关专家指出这是完全错误的观念,要计算整个内存模块的延迟值,还需要把内存颗粒的工作频率计算在内。事实上,JEDEC规定DDR2-533的CL 4-4-4、DDR2-667的CL 5-5-5及DDR2-800的CL6-6-6,其内存延迟时间均为15ns。

延迟同样也有提升

  CAS Latency(CL)是指内存需要经过多少个周期才能开始读写数据,从前面的DDR/DDR2/DDR3规格表我们可以知道,DDR3的CAS Latency(CL)将在5~8之间,相比现在DDR2的3~6又要高出很多。

  目前DDR3-1066、DDR3-1333和DDR3-1600的CL值分别为7-7-7、8-8-8及9-9-9,把内存颗粒工作频率计算在内,其内存模块的延迟值应为13.125ns、12ns及11.25ns,相比DDR2内存模块提升了约25%,因此消费者以CAS数值当成内存模块的延迟值是不正确的。

从外观上去看,DDR3内存与我们平时熟悉的DDR2没有太大的改变,如果没有特别留意的话不容易从外观上区分开来。下面我们来看一看DDR3内存与DDR2内存在外观设计上有什么不同之处。

金手指缺口位置

DDR/DDR2/DDR3内存三代同堂

  首先是金手指缺口位置作了更改,金手指方面,SDRAM时代是两个缺口位置,升代至DDR时就改成了一们缺口位置,这个缺口位置最大的作用就是避免内存不会插错方向。从上图可以看到,DDR内存金手指离内存端最近的距离为59.21mm,占整个长度约45%左右,到了DDR2时,这个长度改为61.86mm,约占整个长度47%(由于接近50%的比例让不少不太细心的用户容易把内存方向搞错);而DDR3的缺口位置肯定要与DDR和DDR2不同,好在DDR3的缺口位置比例远离50%,53.88mm的距离仅占整个长度约41%,用户可以较明显地区分出内存的方向来。

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2019/09/17 ,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
内存DDR1~DDR5你了解多少?技术演进、性能参数、架构差异及实际应用
‌技术背景‌:2000年推出,首次实现‌双倍数据速率‌(在时钟上升沿和下降沿均传输数据)。
ICT系统集成阿祥
2025/04/04
9510
内存DDR1~DDR5你了解多少?技术演进、性能参数、架构差异及实际应用
FPGA逻辑设计回顾(10)DDR/DDR2/DDR3中的时序参数的含义
本文首发自:FPGA逻辑设计回顾(10)DDR/DDR2/DDR3中的时序参数的含义[1]上篇文章:FPGA逻辑设计回顾(9)DDR的前世今生以及演变过程中的技术差异[2]有提到,制造商会以一系列由破折号隔开的数字来宣布存储时序(例如5-5-5-5、7-10-10-10等)。CAS延迟始终是这些序列中的第一个数字。
Reborn Lee
2021/04/21
2K0
ddr2 odt_ddr2电压
经常有人会说支持DDR2的主板存在偷工减料的现象。事实上这是由于DDR2内存中使用了一项新的ODT技术,它可以在提高内存信号稳定性的基础上 节省不少电器元件。主板终结是一种最为常见的终结主板内干扰信号的方法。在每一条信号传输路径的末端,都会安置一个终结电阻,它具备一定的阻值可以吸收反 射回来的电子。但是目前DDR2内存的工作频率太高了,这种主板终结的方法并不能有效的阻止干扰信号。若硬要采用主板终结的方法得到纯净的DDR2时钟信 号会花费巨额的制造成本。
全栈程序员站长
2022/09/30
1.6K0
DDR3篇第二讲、MIG电气接口介绍
数据选通,当进行数据读取时,对于DDR3来说是输出,边缘与读取的数据对齐。当进行数据写入时,对于DDR3来说是输入,中心与与写数据对齐。
根究FPGA
2020/06/30
5.6K0
DDR3篇第二讲、MIG电气接口介绍
DDR3篇第四讲、DDR3操作时序与关键参数
app_cmd和app_addr有效,且app_en拉高,app_rdy拉高,则该指令成功发送给DDR3控制器,若是在app_cmd、app_addr、app_en都有效时,app_rdy为低,那么必须保持app_cmd、app_addr、app_en的有效状态直到app_rdy拉高,指令才会成功发送给DDR3控制器。
根究FPGA
2020/06/30
7.8K0
DDR3篇第四讲、DDR3操作时序与关键参数
从DDR到DDR4,内存核心频率其实基本上就没太大的进步
从2001年DDR内存面世以来发展到2019年的今天,已经走过了DDR、DDR2、DDR3、DDR4四个大的规格时代了(DDR5现在也出来了)。内存的工作频率也从DDR时代的266MHz进化到了今天的3200MHz。这个频率在操作系统里叫Speed、在内存术语里叫等效频率、或干脆直接简称频率。这个频率越高,每秒钟内存IO的吞吐量越大。但其实内存有一个最最基本的频率叫核心频率,是实际内存电路的工作时的一个振荡频率。它是内存工作的基础,很大程度上会影响内存的IO延迟。我今天想给大家揭开另外一面,这个叫核心频率的东东其实在最近的18年里,基本上就没有什么太大的进步。
开发内功修炼
2022/03/24
3.4K0
从DDR到DDR4,内存核心频率其实基本上就没太大的进步
超越时代的内存:解析DDR3、DDR4和DDR5在服务器中的对决
在现代数字化时代,服务器的性能和能力变得越来越关键。随着数据处理和存储需求的不断增长,内存(RAM)在服务器性能中扮演着至关重要的角色。在过去的几十年里,内存技术经历了多次革命性的变革,其中包括DDR3、DDR4和DDR5等内存标准的推出。本文将深入探讨这三种内存标准,比较它们在性能、能效、适用场景等方面的差异,帮助您了解如何选择适合您服务器需求的内存。
网络技术联盟站
2023/09/05
5K0
超越时代的内存:解析DDR3、DDR4和DDR5在服务器中的对决
FPGA逻辑设计回顾(9)DDR的前世今生以及演变过程中的技术差异
本篇作为有关DDR的相关知识的第一篇,先给出DDR的前生SDRAM以及演变DDR/DDR2/DDR3等的总体概念与区别,后面会细分技术细节。文章参考互联网以及国外各大网站以及文献,水平有限,若有疏漏,还请谅解。注:本文首发易百纳技术社区,FPGA逻辑设计回顾(9)DDR的前世今生以及演变过程中的技术差异[1]
Reborn Lee
2021/03/30
1.6K0
FPGA逻辑设计回顾(9)DDR的前世今生以及演变过程中的技术差异
DDR存储芯片的种类、封装测试与芯片老化座、测试夹具治具应用
国产DDR存储芯片以长鑫存储(CXMT)为代表,已实现从DDR4到DDR5的全系列覆盖。DDR4采用19nm工艺,单颗芯片容量达16Gb,支持1.2V电压,最高速率3200MT/s,主要应用于消费级PC和数据中心。
ICsocketgirl
2025/07/30
1740
DDR存储芯片的种类、封装测试与芯片老化座、测试夹具治具应用
详细说一下服务器内存和显存是怎么计算的
早期内存通过存储器总线和北桥相连,北桥通过前端总线与CPU通信。从Intel Nehalem起,北桥被集成到CPU内部,内存直接通过存储器总线和CPU相连。
用户6953509
2020/02/12
7.1K0
DDR3 内存带宽计算
DIMM:Dual-Inline-Memory-Modules,即双列直插式存储模块。168个引脚,64位。
卓越笔记
2023/02/18
3.6K1
DRAM、SRAM、NAND、DIMM、LOGIC-DDR存储芯片测试座解决方案
核心特点:基于电容电荷存储数据(1T1C结构),需定期刷新(64ms周期),密度高、成本低,用于主存。例如,DDR5-6400颗粒带宽达51.2GB/s,采用PRAC(逐行激活计数)技术防止过度激活。
ICsocketgirl
2025/07/14
2100
DRAM、SRAM、NAND、DIMM、LOGIC-DDR存储芯片测试座解决方案
细说SDRAM控制器
SDRAM凭借其极高的性价比,广泛应用于高速数据存储、实时图像处理等设计当中,但是相对于SRAM、FIFO等其他存储器件,SDRAM的控制相对复杂。虽说是复杂,但也不代表没办法实现,仔细梳理一下,发现SDRAM的控制其实也没这么难。本文就SDRAM的基本概念以及其工作流程做简要介绍。
全栈程序员站长
2022/09/15
1.6K0
细说SDRAM控制器
封装千奇百怪,你知道的有哪些?
球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。
用户8913398
2021/12/18
7540
封装千奇百怪,你知道的有哪些?
深入理解DRAM(全文·万字30+图)
其中,“数据传输速率”是指每个时钟周期内单个引脚的数据传输速度,而“位宽”则代表了连接到内存控制器的引脚数量。
数据存储前沿技术
2025/02/11
3.2K0
深入理解DRAM(全文·万字30+图)
UCF约束介绍_flcl alternative
(1)时序约束:主要用于规范设计的时序行为,表达设计者期望满足的时序条件,知道综合和布局布线阶段的优化算法等。
全栈程序员站长
2022/09/20
1.2K0
DDR3篇第三讲、DDR3读写测试项目分析
本节介绍一个米联客DDR3读写测试的工程,把一些难以理解的代码进行了注释,如果哪里有问题的话,感谢大家指出,最后对波形进行分析。
根究FPGA
2020/06/30
3.5K0
DDR3篇第三讲、DDR3读写测试项目分析
译文:DDR4 - Initialization, Training and Calibration
当一个拥有 DRAM 子系统的设备启动时,有几件事需要在 DRAM 进入工作状态之前完成。下图是来自JEDEC specification(DDR4 标准,jedec.org/standards-doc)的状态机,展示出上电之后 DRAM 经历的几个状态。
tech life
2023/09/01
1.3K0
译文:DDR4 - Initialization, Training and Calibration
深入理解DRAM-3:DDR5
DDR5引入了DIMM上的电压调节(Back side: on-DIMM voltage regulation),以减少电源轨上的噪声(Noise reduction improves data integrity),从而提高输入灵敏度(Noise on the voltage rails results in reduction of input sensitivity)。图中还包含了一个内部电路图,显示了PMIC如何连接到电压轨上。
数据存储前沿技术
2025/02/11
6250
深入理解DRAM-3:DDR5
【嵌入式开发】ARM 内存操作 ( DRAM SRAM 类型 简介 | Logical Bank | 内存地址空间介绍 | 内存芯片连接方式 | 内存初始化 | 汇编代码示例 )
内存容量 = L-Bank 个数 * L-Bank 容量 L-Bank 个数 一般 是 4 个 L-Bank 容量 = 单元格数目 * 单元格容量 内存容量 = 4 * L-Bank 单元格数目 * 单元格容量
韩曙亮
2023/03/27
2.1K0
【嵌入式开发】ARM 内存操作 ( DRAM SRAM 类型 简介 | Logical Bank | 内存地址空间介绍 | 内存芯片连接方式 | 内存初始化 | 汇编代码示例 )
推荐阅读
相关推荐
内存DDR1~DDR5你了解多少?技术演进、性能参数、架构差异及实际应用
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档