前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >Zynq 7000的PS为PL分配信号

Zynq 7000的PS为PL分配信号

作者头像
瓜大三哥
发布2019-07-30 10:30:50
1.9K0
发布2019-07-30 10:30:50
举报
文章被收录于专栏:瓜大三哥

1. 时钟

在PS内的时钟模块可以为PL提供4个时钟FCLKCLK[3:0],这4个时钟的频率可以通过配置界面进行修改。由于这4个时钟的频率由PS引到PL中,所以可将FCLK连接到PL时钟缓冲区,作为PL内定制外设的时钟源。

2. 复位

PS的复位模块可以为PL提供4个复位信号FCLKRESETN[3:0],这4个复位的属性可以通过配置界面修改。这些信号和FCLK时钟是异步的,通过写slcr.FPGA_RST_CTRL SLCR[FPGA[3:0]_OUT_RST]位进行控制。

3. 中断信号

在PL中,可以为PS提供最多20个中断。

16个中断信号映射到中断控制器作为一个外设中断,为这个中断信号设置优先级,并且映射到PS内的一个或两个Cortex-A9处理器。

剩余4个PL中断信号被翻转,并且直接连接到nFIQ和nIRQ中断,它被连接到中断控制器的私有外设中断单元。

4. 事件

PL支持来自PS或者PS处理器事件,如下图。

5. DMA REQ/ACK信号

通过M_AXI_GP接口,这里有4套DMA控制器流控制器信号,用于连接最多4个PL从设备。这4套流控制信号对应于DMA通道4~DMA通道7。

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2019-07-23,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 瓜大三哥 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • 2. 复位
  • 3. 中断信号
  • 4. 事件
  • 5. DMA REQ/ACK信号
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档