VS2涉及四个方面的内容,今天只看前两个方面,即:原理内容和系统结构
原理内容
1.1 硬件环境
lVS2/VS3多画面拼接器
l核心板的FPGA芯片为xc7k160tffg676-2
l底板为VPR400E或者VPR400D
1.2 软件环境
Xilinx: Vivado 2016.3
1.3 项目内容
输入端接入计算机的DVI数据源,输出端可以根据用户设定的不同分辨率和帧频输出相应的视频(本设计可以对1920x1080@60Hz,1280x720@60Hz,800x600@60Hz视频源进行切换)。
系统结构
写数据流:数据流先从外部的数据源启动,写入ram(乒乓操作),然后通过已有的模块Top进行控制写入DDR中。
读数据流:通过模块Top对DDR进行仲裁输出,从DDR中读出数据至ram中,然后经过输出模块显示源视频画面。